晶心科技与Secure-IC 进行策略联盟 提供加强网络安全性的RISC-V核

【台湾 新竹】2019年11月13日 致力于嵌入式网络安全性,以阻挡恶意攻击的法国嵌入式安全解决方案供货商Secure-IC,今日宣布与RISC-V基金会创始成员、客户每年量产逾10亿颗多样化SoC,为32/64位嵌入式CPU核的领导供货商的晶心科技(TWSE:6533),建立战略合作伙伴关系,共同推出安全、高效能的处理器。Andes RISC-V处理器整合Secure-IC的Cyber Escort Unit™ ,针对物理性和网络的攻击,包括缓冲区溢出、错误注入攻击、跨越或取代指令等提供保护,并符合安全评估共通准则(Common Criteria)的高安全等级(EAL)认证与PP0084保护描绘(Protection Profile)认证。此外,该解决方案与DARPA推出的硬/韧体系统安全集成(SSITH)程序亦完全一致。

基于AndeStar™V5架构的AndesCore™RISC-V处理器目前包括:入门级MCU应用与嵌入式协议处理的精简型32位N22;适用高速控制与浮点运算的32/64位N25F / NX25F;信号处理应用的32位D25F;支持Linux的A25 / AX25以及高速缓存一致性多核应用程序A25MP / AX25MP。为适应多种需求,25系列处理器提供了可预选的重要功能,例如动态分支预测、指令及数据缓存、本地存储器、浮点运算单元和DSP扩展。利用长期的CPU技术记录,晶心RISC-V处理器提供了领先的性能效率与许多高效产品,包括适用硬件堆栈保护的StackSafe™、压缩代码大小的CoDense™以及电源管理套件PowerBrake。此外,晶心RISC-V核亦具备丰富的系统配置选项,例如实体内存保护(PMP)和平台级中断控制器(PLIC)。

Secure-IC的Cyber Escort Unit透过逐步的护送程序,实时降低零日攻击频率,填补软件网络安全和硬件之间的资安漏洞,安全地实现高效能需求。此独树一帜的产品为硬件的网络安全奠定了基础,并且成为市场上唯一结合”检测与欺骗网络攻击”的解决方案。该技术可以实时运行,更准确地说,Cyber Escort Unit(简称Cyber EU)是一项双重技术,主要为了防范嵌入式系统安全面临的四种威胁:

  1. 返回导向编程(Return oriented programming ,ROP)、跳转导向编程(Jump Oriented Programming ,JOP):攻击者重组代码块并组装成一个恶意补丁程序。
  2. 利用缓冲区溢出或整数溢出以破坏堆栈:攻击者制造了虚假的函数堆栈以修改程序上下文。
  3. 执行代码修改与覆盖:攻击者设法将正版程序更改为恶意程序。
  4. 控制流量劫持:攻击者操纵程序,使其执行非法函数或非法跳转。

Secure-IC的解决方案具有确定的时间性,适合实时性及关键任务应用(如汽车安全性要求);也适用于检测网络实体系统上不论来自物理改变或是网络攻击的问题。

「随着联机设备的普及,攻击者的破坏性愈来愈强,为网络安全带来巨大的跳战。」晶心科技技术长暨执行副总经理苏泓萌博士表示,「我们很高兴能与Secure-IC合作,提供全面的网络安全解决方案来帮助我们的客户设计强韧的物联网SoC。借助Secure-IC领先业界的Cyber Escort Unit集成平台、FPGA原型就绪解决方案与Andes RISC-V处理器,让SoC设计人员可以轻松地防止外部攻击。」

Secure-IC执行长Hassan Triqui亦表示:「很高兴能无缝整合Cyber Escort Unit解决方案与Andes RISC-V处理器,为客户提供安全、高效能的处理器,保护系统安全免受资安威胁。」

 Secure-IC的旗舰产品「Securyzr」作为信任根(Trust root)解决方案,用于确保设备安全并提供相应的安全服务(如身份验证、生命周期管理、远程配置、云端计算)。该安全子系统可以嵌入基于标准或强化网络安全的AndesCore™V5处理器专用处理单元。Securyzr采用的Cyber Escort Unit,加强AndesCore高弹性的安全性能 ,有效抵御各种黑客攻击,包括旁路攻击、错误注入攻击、网络攻击等。

关于晶心科技

过去14年,因适应快速发展的全球嵌入式系统应用,晶心科技致力成为创新高效能、低功耗,32及64位处理器核心和相关开发环境的世界级创建者。晶心是RISC-V基金会的创始成员,也是第一家采用RISC-V作为其第五代架构AndeStar™V5基础的主流CPU供货商。为了满足当今电子设备的苛刻要求,晶心提供了可配置性高的高效CPU核心、功能齐全的集成开发环境和全面的软/硬件解决方案,可帮助客户在短时间内创新其SoC设计。自2018年以来,Andes-Embedded™SoC的年产量已突破10亿颗大关。晶心科技全面的RISC-V CPU系列涵盖了入门级32位N22、中阶32位N25F / D25F / A25和64位NX25F / AX25F以及高阶多核A(X)25MP。有关更多晶心产品信息,请至https://www.andestech.com

关于Secure-IC

Secure-IC作为资安领域的思想领袖,在整个IC设计中全程陪同客户,提供最高等级保护的嵌入式安全组件、安全IP核心、安全评估解决方案和产品安全性保护咨询服务,并从业界脱颖而出,获得最佳可用认证,以达成不同市场所需。

Secure-IC结合了全套分析平台和同业最佳的安全技术,获得了近40个国际和全球专利家族的支持,为公认的网络空间安全嵌入式系统领导者。Secure-IC致力于保护公司免受他方攻击,并确保设计过程的每个阶段拥有最高安全级别的保护。

将完整的分析平台、最佳安全配置与技术相结合,这是Secure-IC对研究界的承诺。作为巴黎高科电信学院的衍生公司,预测未来将发生的主要威胁,以创新的解决方案解决问题,并提供增强标准化机构的复杂工作。Secure-IC亦提供经过硅验证的技术,在嵌入式安全性、后量子技术&混合技术以及最新综合攻击/对策方面成为人工智能的先驱。其嵌入式安全系统产品线可以更精准地进行威胁防护识别(结合智能单元和专业知识的成果)、威胁分析(即用型、硅前/硅后验证、软件分析平台)和预先思考(应对所有安全挑战的下一步)。

有关Secure-IC解决方案的更多信息,请至http://www.secure-ic.com  

Continue Reading晶心科技与Secure-IC 进行策略联盟 提供加强网络安全性的RISC-V核

晶心科技携手Silex Insight推出RISC-V信任根(Root of Trust) IP解决方案

【台湾新竹】2019年11月6日─提供32及64位高效能、低功耗RISC-V CPU处理器核心的领导供货商晶心科技,宣布与领先具弹性选项的安全IP厂商Silex Insight建立战略合作伙伴关系,携手推出基于Andes RISC-V CPU的低功耗、高弹性的信任根(Root of Trust)完整解决方案。

Silex Insight推出的高级eSecure IP模块为安全应用的完整解决方案,能防止机密信息外泄,并提供安全启动、密钥认证与应用程序的保护。AndesCore™ 高效能、低功耗的二级流水线RISC-V CPU核心N22与eSecure模块紧密整合,能完整可靠地控制与执行安全保护功能。eSecure模块可配置性高,在安全功能、性能、面积和功耗方面提供了多样的选择,适合很多应用,例如物联网,储存设备与通讯等应用。

“我们能提供现成的解决方案给追求高阶安全性、高效能的SoC制造商。” Silex Insight安全产品销售和营销总监Pieter Willems表示,”eSecure信任根完整解决方案嵌入晶心的 N22 RISC-V CPU核心,能帮助客户轻易有效地防止恶意攻击,确保设备的高安全性。”

“信任根已经成为许多设备和连网服务的必要特性。”晶心科技技术长暨执行副总经理苏泓萌博士表示,”我们非常兴奋小面积的N22 RISC-V处理器能结合Silex Insight eSecure IP模块平台,为SoC设计公司提供可配置且高效率的安全解决方案。”

此健全的安全解决方案非常适合对安全性敏感的应用,现在已经可以透过晶心科技和Silex Insight进行购买。11月14日于北京丽亭华苑酒店举办之RISC-V CON,将会发布本方案之技术细节。

关于晶心科技
为顺应全球嵌入式系统应用的快速成长,晶心科技致力于开发创新的32及64位高效能、低功耗RISC-V CPU处理器核心和相关开发环境。晶心提供高质量低功耗的CPU核心,包括完整RISC-V V5处理器核心系列,及整合开发环境和相关软件及硬件解决方案,以实现高效SoC设计。截至2018年底,内嵌晶心处理器核心的SoC芯片累积数量已超过35亿颗,其中仅2018年就有超过10亿颗的佳绩。晶心科技全面的CPU产品线包括入门级、中级、高阶、可扩充和安全性系列。欲了解更多信息,请至www.andestech.com

关于Silex Insight
Silex Insight成立于1991年,是公认嵌入式安全IP解决方案领导独立供货商。Silex Insight的安全平台和解决方案包括易于整合的弹性与高性能的加密引擎,以及提供所有平台完整安全解决方案的eSecure IP模块。Silex Insight总部位于比利时布鲁塞尔,包括开发与制造部门,销售和技术支持则由全球各地分公司负责。欲了解更多信息,请至www.silexinsight.com

 

 

Continue Reading晶心科技携手Silex Insight推出RISC-V信任根(Root of Trust) IP解决方案

晶心科技与Dover Microsystems合作开发 RISC-V专业网络安全解决方案

【台湾新竹】 2019926 RISC-V基金会创始成员——晶心科技(TWSE:6533) 是32/64位嵌入式CPU核心的领导供货商,其客户每年量产逾10亿颗多样化SoC。近日晶心宣布与首创处理器的防护系统、以保护嵌入式系统免受各种网络攻击的Dover Microsystems策略结盟,共同致力于开发专为RISC-V设计的专业网络安全系统。Dover的CoreGuard®技术在嵌入式系统中是唯一可阻挡利用软件漏洞进行网络攻击的解决方案。Dover藉由整合硅智财CoreGuard与晶心科技的RISC-V处理器,可以有效阻挡高达94%的软件漏洞,其中包含100%的缓冲区溢出、代码注入、数据外泄以及违反安全规定的行为。

AndeStar™V5处理器以RISC-V为基础架构,承袭了其精简、可模块化、可扩充的优点。支持RISC-V标准指令的AndeStar™V5架构不仅完全兼容RISC-V技术,更结合晶心已被客户在嵌入式应用中大量生产并验证有效的V3 AndesCore™延伸特性功能,有益于增强性能、缩小代码大小及支持开发。晶心RISC-V核心包括入门级MCU应用与嵌入式协议处理的精简型32位N22、适用高速控制与浮点运算的32/64位N25F/NX25F、信号处理应用的32位D25F、支持Linux的A25 / AX25以及高速缓存一致性多核应用程序的A25MP/ AX25MP。

Dover Microsystems的CoreGuard硅智财扮演主处理器的保镳,监控每条指令的执行,以确保其符合一组已定义的安全性与隐私规则,这种方式称为微观政策(micropolicies)。微观政策精确地定义了所有许可与禁止的行为,CoreGuard将所有微观政策诠释资料(metadata)的字符保留于内存,并用这些诠释资料交叉比对每条已处理的指令,再对照已安装的微观政策。如果有任一条指令违反了任何微观政策,CoreGuard Policy Enforcer会在发生任何损坏之前停止硬件执行动作。CoreGuard Policy Enforcer RTL已可授权,授权后将交付一组硬件SystemVerilog的设计档案包含Dover保护所有嵌入式系统CoreGuard微观政策的基本集合。

“晶心科技决心提供最佳的RISC-V解决方案以设计超出客户预期的SoC,我们了解网络安全是许多物联网应用的主要焦点。”晶心科技首席技术官暨执行副总苏泓萌博士表示,“借助领先业界的Dover Microsystems CoreGuard技术,搭配晶心科技具有多样特性且高性能的嵌入式RISC-V处理器预先整合已验证的解决方案,SoC设计人员得以加速产出针对RISC-V设计出成熟且出色的网络安全解决方案。”

“我们的CoreGuard硅智财整合现有RISC处理器,可以保护嵌入式系统免受安全和隐私威胁的侵害。”Dover Microsystems的创始人兼首席执行官Jothy Rosenberg表示,“CoreGuard与高质量的AndesCore RISC-V处理器整合是清楚而且直接的,为客户提供了最强大、容易采用的安全解决方案,使SoC免于遭受网络攻击。”

有关晶心RISC-V处理器的更多信息,请前往http://www.andestech.com/markets.php.

有关Dover Microsystems CoreGuard®的更多信息,请前往https://www.dovermicrosystems.com/solutions/coreguard/

关于Dover Microsystems

Dover是第一家为硅智财提供真正的安全、保护和隐私权的公司。Dover的专利技术CoreGuard解决方案整合市场上领先的RISC处理器,可防止网络攻击、软件缺陷,以及违反安全规则的行为。有关该公司的更多讯息,请前往www.dovermicrosystems.com

Continue Reading晶心科技与Dover Microsystems合作开发 RISC-V专业网络安全解决方案

Andes Technology Features 32-bit A25MP and 64-bit AX25MP RISC-V Multicore Processors With Andes Custom Extension at TSMC 2019 Open Innovation Platform® Ecosystem Forum

A25MP and AX25MP are Cache Coherent RISC-V Multicore Processors
With Comprehensive DSP Instruction Extension and Custom Extensions for AI and ADAS Designs

HSINCHU, TAIWAN – September 24, 2019 – Andes Technology Corporation, a leading supplier of small, low-power, high performance 32/64-bit embedded CPU cores, including a broad family of RISC-V cores, announced that it will be participating in the TSMC 2019 Open Innovation Platform® Ecosystem Forum, on September 26, 2019 at the Santa Clara Convention Center. Andes Technology will feature its latest generation 32-bit A25MP and 64-bit AX25MP RISC-V Multicore Processors with Andes Custom Extensions, that allows designers to create special instructions to accelerate compute intensive functions, a capability highly desired in AI and ADAS designs. The cache coherent A25MP and AX25MP RISC-V multicore processors are the company’s first with comprehensive DSP instruction extension based on the RISC-V P-extension draft Andes donated to the RISC-V Foundation.

“The A25MP and AX25MP have already achieved major design wins in high-performance artificial intelligence applications and the product family has seen strong interest from Fortune 500 companies,” said Andes Technology Corp. President, Frankwell Lin. “Multiple processor cores extended with Andes Custom Extensions working in parallel enable computation intensive applications, such as artificial intelligence and Advanced Driver-Assistance Systems (ADAS) to significantly boost their performance. Furthermore, the DSP/SIMD ISA, executing the CIFAR-10 dataset (Canadian Institute For Advanced Research) image classification benchmark for machine learning achieved an order of magnitude performance boost. It also achieved 7 times acceleration in the PNET for MtCNN (Multi-task Cascaded Convolutional Networks) face detection and alignment algorithm.”

“The A25MP and AX25MP support up to four CPU cores,” said Dr. Charlie Su, CTO and EVP of Andes Technology Corp. “The processors’ hardware-managed cache coherence simplifies software design considerably for systems with multiple CPUs. They provide efficient cache coherence among private level-1 caches, include an optional shared level-2 cache and support I/O coherence for bus masters without caches. Besides that, using Andes Custom Extension™ (ACE) designers can increase performance by adding their own CPU instructions specifically for the target applications on the already optimized AndesCore™ processors and eliminate the software bottlenecks. Operating at over 1GHz in a 28nm process with Linux symmetric multiprocessing (SMP) support, the A25MP and AX25MP raise the RISC-V processors to the next performance level and widens its market potential.”

For more information about the A25MP/AX25MP multicores, please visit Andes Technology Corp. in booth 308 at TSMC 2019 Open Innovation Platform® Ecosystem Forum exhibition on September 26, 2019 at the Santa Clara Convention Center. In addition, please see Andes Technology Corp.’s presentation “Implementing Customized RISC-V CPUs in Machine Learning Applications,” in TSMC 2019 Open Innovation Platform® Ecosystem Forum printed proceedings. You can also learn about the A25MP and AX25MP cores as well as all Andes CPU core on our website http://www.andestech.com/en/products-solutions/andescore-processors/

Continue ReadingAndes Technology Features 32-bit A25MP and 64-bit AX25MP RISC-V Multicore Processors With Andes Custom Extension at TSMC 2019 Open Innovation Platform® Ecosystem Forum

晶心致力开拓RISC-V处理器应用领域 2019年上半年许可协议高速成长

晶心于2019上半年签定超过60份RISC-V IP许可协议
横跨全球多个国家 广泛涵盖多个应用领域

【台湾新竹】 2019年8月6日──提供32及64位高效能、低功耗RISC-V与其他系列处理器核心的领导供货商晶心科技 (TWSE: 6533),宣布旗下RISC-V处理器系列于2019年授权案件数持续保持高速成长,仅上半年许可协议就超过60份,授权内容横跨晶心RISC-V全系列各个解决方案。晶心深耕处理器IP领域多年,领先采用RISC-V架构并提供优质产品。其应用范围十分广泛,包括人工智能、通讯设备、指纹辨识、可编程逻辑门阵列、区块链、物联网、车联网、先进驾驶辅助系统(ADAS)、应用程序安全和固态储存设备等。

2019年上半年晶心共推出多个RISC-V系列产品,包括支持Linux、具备完整DSP指令集、并支持多达四个CPU高速缓存一致性管理的32位A25MP及64位AX25MP多核心处理器;此外,32位高效能、低功耗、含DSP指令集,适合用于采用实时操作系统(RTOS)或独立控制(bare metal)的DSP应用的D25F也是本年度新产品;同时支持Linux和浮点运算的32位A25及64位AX25亦升级支持DSP指令集;而可配置性高、高效短管线、低功耗、具备3.95 CoreMark/MHz优异效能的32位N22也于2019年初问世,适用于小型物联网及穿戴式装置等等入门级MCU应用。凭着多年来研发及供应CPU IP的丰富经验,晶心准确掌握客户对RISC-V处理器核心的真正需求,实现最大竞争优势。

RISC-V因为其指令集开源、精简、可模块化、可扩充的特点,市场潜力与发展备受重视。尤其在中国,在官方政策支持下,许多RISC-V爱好者积极投入开发RISC-V相关应用领域。这股热潮促进业界对RISC-V的接受度及认可,造就产业生态系统的蓬勃发展。晶心2019年上半年的design win中,客户应用领域广泛,例如不同领域的客户将超过三十二个、六十四个、乃至一千个晶心的RISC-V CPU 核心整合于单一AI芯片上来进行各种高效能、多任务的复杂演算。此外,晶心于2019上半年推出N22商业等级核心免授权费的FreeStart 计划,其简单又快速的授权方式,也获得业界及学界热烈回响,将协助开拓RISC-V应用疆域。

「RISC-V市场的成长动能方兴未艾,我们客户的主要应用领域非常多元,包含人工智能、物联网、ADAS、网通以及消费性电子。」晶心科技总经理林志明表示,「客户选择晶心的RISC-V解决方案,主要是因为晶心在RISC-V全系列产品上的完整支持,并针对市场需求及RISC-V可模块化之特性,提供全球客户优异的产品及解决方案。晶心将持续投入技术研发,与客户携手赢得商机。」

「晶心积极参与RISC-V 基金会的技术委员会,除了贡献晶心技术,与世界大厂合作共同开发RISC-V架构外,也可以掌握RISC-V技术最新动向。」晶心科技技术长技执行副总经理苏泓萌表示,「晶心的硅智财产品优势在已优化整体性能的CPU IP 上加以扩充,更进一步提升功能,例如可客制化指令扩充功能的Andes Custom Extension™ (ACE)、可降低峰值功耗的PowerBrake、提高系统安全性的StackSafe™及缩减程序代码大小的CoDense™等,而晶心的专业软件开发环境AndeSight™ IDE,也可协助客户加速整体开发速度,并帮助终端客户加快产品上市时间。」

除了积极扩充产品线及应用领域之外,晶心也积极参与RISC-V社群及推展营销活动,仅2019年度上半年,即参加全球超过30场展会,例如晶心于上海、深圳、新竹举办之RISC-V CON,台上台下互动热烈及深入。其他积极参与的活动,包含RISC-V基金会在台湾及瑞士所举办的RISC-V Workshop、于北美及中国共九个城市所举办的RISC-V One-day Seminar巡回演讲,以及于TSMC OIP(Open Innovation Platform)论坛欧洲场中,主讲RISC-V应用于TSMC制程。相信这些活动可以推展客户对于RISC-V架构的了解,并加速RISC-V生态圈的拓展。RISC-V CON的系列活动,将分别在2019下半年度的10月15日于硅谷及11月14日于北京展开,参与的伙伴包括Amazon等知名大厂,将持续为听众带来RISC-V的最新趋势。

Continue Reading晶心致力开拓RISC-V处理器应用领域 2019年上半年许可协议高速成长

晶心推出N22商业等级RISC-V CPU FreeStart计划

AndesCore™ N22 RISC-V CPU IP整合了中断控制器、本地内存、
指令快取、除错支持和可选用的AHB平台

【台湾新竹】2019年6月24日──32/64位高效能、低功耗、精简CPU核心领导供货商晶心科技,采用其CPU芯片的总出货量于2018年超过一年10亿颗,今日宣布推出RISC-V FreeStart计划,提供各界可以简单又快速的方式得到商业等级RISC-V CPU核心N22来打造可靠的SoC。AndesCore™ N22是极精简、低功耗和高效能的入门级RISC-V CPU IP,现已开放免费下载。N22效能达同级别间最高的3.95 Coremark/MHz,并提供丰富的可配置功能,包括乘法器、中断控制器、本地内存、指令快取、除错支持和可选用的AHB平台。透过RISC-V FreeStart计划,无需CPU IP前期授权费用,工程师便能设计出基于RISC-V架构的SoC。

「RISC-V可被快速采用并创造高需求,尤其是MCU级别的应用。」晶心科技总经理林志明表示,「工程师需要小型、低功耗又高效能的商业等级RISC-V核心来打造多元的SoC。不像一般开源RISC-V CPU不仅功能有限、缺乏说明文件,还须先经SoC工程师验证;而采用商业等级的晶心科技N22 CPU便能跳过这些耗时又无法增加最终SoC价值的步骤,并将宝贵研发资源集中于提升产品价值。」

「N22 CPU是小型双级管线的32位RV32I/EMAC RISC-V CPU核心,具备16或32一般用途缓存器、乘法器以及压缩指令。N22也支持许多独特可配置功能,例如硬件堆栈保护的StackSafe™、有效管理能源的PowerBrake、可有效精简程序代码技术的CoDense™、以及提升效能的本地内存和指令快取。」晶心科技技术长暨执行副总经理苏泓萌表示,「FreeStart计划亦提供一年的技术支持(需额外选购)和预先整合的AHB平台及常用的周边IPs,省下寻找供货商和整合设计的时间。除此之外,RISC-V FreeStart计划还能利用晶心科技全球下载量已超过1.5万次的专业软件开发环境AndeSight™ IDE,加速整体开发速度。AndeSight™ IDE现也开放免费下载,欢迎大家使用。」

供应状况
RISC-V FreeStart计划已正式推出,无论是产业人士、研究界或学界都欢迎参加并签署在线授权协议下载N22处理器来进行评估效能、实验、研究、出版论文、项目开发或推出原型产品(Prototyping) – 例如FPGA或芯片样品等等活动。FreeStart计划亦提供量产方案,让业界、研究机构和学术单位等都能设计商用芯片(需付权利金)或作为研究之用。设计团队亦能选购技术支持方案,此方案包括在线e-service技术支持、用于SoC整合的AHB平台RTL程序代码、以及一套Corvette F1 FPGA 开发板。欲了解更多信息,请至FreeStart.andestech.comfs.andestech.com查询。

Continue Reading晶心推出N22商业等级RISC-V CPU FreeStart计划

晶心科技推出RISC-V多核心处理器及DSP指令集

【台湾新竹】晶心科技在其共同主持的RISC-V台湾地区研讨会上首度公开其32位A25MP和64位AX25MP RISC-V多核心处理器。 A25MP和AX25MP是第一款具备完整DSP指令集的商用RISC-V核心。经由具备高速缓存一致性管理 (cache-coherent)的多核心处理器,和基于晶心草拟并捐赠给RISC-V基金会的DSP指令集(RISC-V P-extension),晶心科技提供了强大的解决方案以应对新市场并进一步丰富其RISC-V产品阵容。

使用多个处理器并行运作能使人工智能、先进驾驶辅助系统(ADAS)等需要高度运算能力的应用大幅提高性能。此外,硬件的高速缓存一致性管理让多核心CPU系统的软件设计工作大为简化。晶心推出的A25MP和AX25MP可支持多达四个CPU核心。它们在各CPU的第一级高速缓存之间维持有效率的缓存一致性、并包含可选配的共享第二级高速缓存控制器、也支持与无快取主控器间的内存一致性管理。A25MP和AX25MP具备对Linux对称多重处理(SMP)架构的支持,加上它们在被广泛使用的28奈米制程下能运行高达1.2GHz,这让RISC-V处理器的性能提升到更高的水平以应用到更广阔的市场。

对许多处理例如语音、音频和图像等数字讯号的嵌入式应用,仅通用型指令集是不够的,它们所需要的是高效能DSP指令集。为回应对RISC-V ISA中DSP功能的高度需求,身为RISC-V基金会的创始成员,晶心科技藉由担任RISC-V基金会P-extension专案群组(Task Group)的主席,并捐赠其已经过业界实证的DSP /SIMD指令集架构(ISA)来制定DSP指令集标准。晶心科技这次新推出的A25MP和AX25MP核心已支持P-extension初稿。尽管P-extension规格仍在初稿阶段,但其来源是晶心科技客户们过去数年已经量产近亿颗系统芯片、并成功通过市场考验的晶心自有DSP 指令集。晶心具DSP功能的处理器方案包括了编译程序、DSP 函式库和仿真器等完整支持工具。它们使用于多任务串接卷积神经网络(MtCNN)人脸侦测算法的PNet上时加速了超过7倍之多。当使用CIFAR-10这组常用于训练机器学习和计算机视觉算法的图像来执行图像分类性能评比测试时,它们更将性能提升了一个数量级以上。

「十多年来,晶心一直是CPU IP的主要供货商之一,也是RISC-V核心的领导供货商,其最新的N22系列和N25系列核心皆可满足对极精简和高性能RISC-V处理器不断增长的需求。」晶心科技总经理林志明表示,「目前已有超过150家公司获得了AndesCore™处理器IP的授权,而且采用晶心架构芯片全球累计出货量多达数十亿颗。」

晶心科技技术长暨资深执行副总经理苏泓萌博士进一步指出:「A25MP和AX25MP RISC-V多核心处理器的推出是晶心与RISC-V阵营的重大进展。基于晶心成功的处理器解决方案和深厚的开发能力,这些功能强大、具有复杂DSP和浮点指令的多核处理器IP让RISC-V架构在处理器产业中向前迈出了重要一步。更振奋人心的是,晶心的RISC-V解决方案自推出以来就迅速被业界采用。我们因此希望各个产业都能从这些RISC-V基金会以及晶心科技开创的发展中受益。」

随着A25MP和AX25MP的推出,先前已发布支持Linux和浮点运算的32位A25和64位AX25也同时升级支持DSP 指令集。另外晶心也推出了32位的D25F处理器;这是一款没有分页内存管理单元(MMU)和监督模式(S-mode)的25系列处理器,适合于处理不需要执行Linux的DSP应用。所有这些处理器IP都具有和25系列处理器相同的高效率管线架构,以及支持用于设计客制化指令的强大ACE工具。

欲了解更多关于多核心的A25MP/AX25MP、升级的A25/AX25、新推出的D25F、以及RISC-V P-extension DSP/SIMD ISA的最新发展,请参阅晶心官网 www.andestech.com或洽 sales@andestech.com。

Continue Reading晶心科技推出RISC-V多核心处理器及DSP指令集

晶心RISC-V系列处理器备受认可 2018年的许可协议成长幅度惊人

晶心于2018年签定21份RISC-V IP许可协议 横跨美国及亚洲多个国家 广泛涵盖多个应用领域

【台湾新竹】 32/64位嵌入式CPU核心领导供货商晶心科技 (TWSE: 6533),提供RISC-V与其他系列的高效能、低功耗、小面积处理器核心,宣布自2017年第四季陆续面世的RISC-V处理器系列于2018年呈爆发式成长,全年授权案件数高速成长,已授权的RISC-V解决方案包含32位的N25F/A25及64位的NX25F/AX25。RISC-V开放式架构的热潮势不可挡,包含中国、台湾之亚太市场及美国市场均广为采用。在已签定的21份的RISC-V解决方案许可协议当中,超过三分之一授权予中国厂商,另三分之一为台湾厂商,其余许可协议分布在美国、韩国及日本。晶心与合作伙伴携手开发的产品应用十分广泛,包括区块链、通讯设备、指纹辨识、可编程逻辑门阵列、物联网、应用程序安全和固态储存设备。在RISC-V占据重要地位的人工智能则超过半数,可窥见人工智能的发展与RISC-V的成长息息相关之趋势。

RISC-V近年急速成长,更多的开发者加入以RISC-V架构开发各种应用。晶心科技之所以能够在各供货商中突出成为RISC-V市场的领导者,关键在于晶心很早就投入RISC-V架构开发。「客户对于RISC-V产品的高接受度,让我们感到非常振奋。」晶心科技总经理林志明先生表示,「我们很早就加入RISC-V基金会成为创始会员,因为那时我们便确信RISC-V处理器核心会成功商业化。除了快速掌握RISC-V的先机,晶心自主研发的成果也是迈向成功的重要元素。由于RISC-V架构与晶心原有的CPU IP产品的基础有不少相同之处,所以晶心在RISC-V基金会正式发布具体的指令集架构后,随即开发出RISC-V的32/64位处理器核心。」凭着多年来研发及供应CPU IP的丰富经验,晶心准确掌握客户对RISC-V处理器核心的真正需求,实现最大竞争优势。林总经理进一步指出:「晶心旗下的硅智财产品优势在于已经优化整体性能的CPU IP 上加以扩充,更进一步提升功能,例如:可降低峰值功率的PowerBrake、提高系统安全性的StackSafe™及缩减程序代码大小的CoDense™等。」

晶心RISC-V核心基于AndesStar™ V5架构,拥有单/双精度浮点数,支持高精度数学计算及适用于Linux应用的内存管理单元 (MMU)。除了充分发挥RISC-V指令集架构「精简、可模块化、可扩充」的优点,晶心更为客户提供客制化指令扩充功能,推动领域专用架构 (Domain Specific Architecture, DSA) 的设计。「透过晶心强大的Andes Custom Extension™ (ACE),选用RISC-V解决方案的客户即可加入客制化指令扩充功能。」晶心科技技术长暨执行副总经理苏泓萌博士表示,「ACE可以针对客户的产品开发加入特定的扩充功能,有助突破应用设计瓶颈以及大幅提升执行时期效能。有别于其他不容许设计工程师在既有的CPU架构里添加指令的CPU IP供货商,晶心提供COPILOT (Custom-OPtimized Instruction deveLOpment Tool) 解决新增指令至CPU架构的难题──自动创建RTL指令、指令集仿真器、编译程序、组译器和除错器等工具的扩展功能。」

近年RISC-V市场的发展备受各界重视,当中以中国市场的反应最为显著。这股热潮将促进业界对RISC-V的接受度及认可,造就产业生态系统的蓬勃发展。

Continue Reading晶心RISC-V系列处理器备受认可 2018年的许可协议成长幅度惊人

晶心科技携手15家ASIC设计服务合作伙伴 强化EasyStart联盟

【台湾新竹】 2019年5月3日──亚洲第一家上市CPU IP专业供货商晶心科技,提供高效能、低功耗32/64位处理器IP及SoC设计平台,并于2018年7月推出「EasyStart」RISC-V推广联盟,希望帮助晶心科技的设计服务合作伙伴掌握基于RISC-V的SoC设计及开发最新趋势。EasyStart联盟成员遍布全球,成员数已达15家,并正朝着20家的目标迈进。

EasyStart联盟成员包括AlchipASIC LandBaySandCMSCEE SolutionINVECASMooreElitePGCSiEn(Qingdao) SemiconductorSilex InsightSocleXtremeEDA及三家不具名的合作伙伴(依字母排序)。这些公司涵盖90纳米至10纳米的制程技术,有些公司则同时提供SoC设计和一站式服务。这些联盟成员将会以晶心科技的V5 RISC-V处理器核心为客户提供完整RISC-V设计服务解决方案。

晶心科技拥有开发高效能、低功耗32/64位处理器IP十多年的专业经验。内嵌AndesCore™的SoC在2018年达到年出货量十亿颗的里程碑,累积出货量更已突破35亿颗。RISC-V架构的优势之一为可扩充性,身为RISC-V基金会的创始会员,晶心科技致力于将开发CPU处理器核心的专业技术用于改善RISC-V ISA。例如,晶心科技的第五代架构AndeStar™ V5延伸RISC-V ISA是晶心科技过去13年来的累积成果。

晶心科技身为RISC-V P-extension(Packed SIMD/DSP)工作小组主席,贡献了D10和D15处理器的DSP ISA当作草案规格;在Fast Interrupt工作小组中担任联合主席的晶心科技,也提议将晶心指令集扩充加到RISC-V标准中。此外,晶心科技是RISC-V开源软件的主要维护者及贡献者,包括编译程序、函式库、除错器及Linux核心。拥有专业及创新技术的晶心科技,正引领着RISC-V社群迈向茁壮。

关于晶心V5系列处理器

Andes V5系列处理器包含下列产品:一般通用型或需要大量浮点运算应用的32/64位N25F/NX25F、适合以Linux为基础的应用之A25/AX25以及V5家族中最小的32位N22,适用于嵌入式协议处理以及入门级MCU应用。

为确保晶心科技V5 CPU IP实现最佳效能,晶心科技提供其高度优化的编译程序和经过量产验证、功能丰富的整合开发环境,以帮助客户在最短的时间内为其终端产品获得竞争优势。晶心科技还提供强大的Andes Custom Extension™(ACE)工具COPILOT。COPILOT的强大功能可以让不熟悉处理器设计的SoC设计工程师轻松快速地在晶心科技处理器中添加客制化指令,从而显著提高性能。晶心科技将持续研发新产品以满足更广泛的应用需求,并继续致力于提供专业技术支持,帮助客户在最短的时间内创造出最具竞争力的产品。

基于RISC-V ISA的AndesCore™已被台湾、中国、韩国、日本和美国的客户广泛采用。截至2018年底,已签署了21份许可协议,而这些合约中,有将近一半应用在人工智能领域。晶心科技将持续拓展高质量的设计服务合作伙伴联盟,并帮助终端客户加快产品上市时间。

Continue Reading晶心科技携手15家ASIC设计服务合作伙伴 强化EasyStart联盟

RISC-V CON上海、深圳3月登场 聚焦RISC-V发展最新动向

【台湾新竹】2019年3月6日—中国近年来积极发展半导体产业,其中又以RISC-V成长动能特别强劲,布局RISC-V架构已久的32/64位嵌入式CPU核心供货商晶心科技(Andes Technology),将于3月19、21日分别在上海及深圳举办「RISC-V CON」,除了介绍晶心AndeStar™ V5高效能处理器核心25系列的新产品及最新小面积的22系列,还邀请到RISC-V基金会中国顾问委员会主席方之熙博士及中国开放指令生态(RISC-V)联盟秘书长暨中科院计算所研究员包云岗博士,分享中国RISC-V的最新发展动向。

精简、可模块化、可扩充的RISC-V正以惊人的速度席卷全球。目前RISC-V基金会成员已超过200家,包含国际知名的系统公司、半导体公司、硅智财公司、软硬件发展工具公司及柏克利、MIT等名校。其特性适合物联网、人工智能、服务器、通信等等多项新兴热门应用,让RISC-V逐渐成为IC设计产业的新宠儿,搭配具有爆发成长潜能的生态系,未来发展不可限量。RISC-V基金会于3月12至13日于台湾举行Workshop,晶心有多项产品及技术于Workshop中发表,与全球RISC-V合作伙伴共同切磋。这些高端产品、技术及应用,也将会在本次RISC-V CON中呈现给与会听众。

RISC-V CON开场将由晶心科技总经理林志明和技术长暨执行副总苏泓萌博士分别以「RISC-V, the Computing Trend of AIoT」和「Latest Andes RISC-V Processor Lineup for Diversified Application」为题,聚焦RISC-V为IC设计所带来的革命性发展。另外晶心研发经理则会介绍领先业界的客户自定义指令集ACE (Andes Custom Extension)架构及其强大软件COPILOT,充分实现计算机架构教父级教授所提倡的DSA (Domain Specific Acceleration)是未来CPU趋势的理念。除此之外,这次会议还邀请到合作伙伴进行专题演讲及现场摊位展示,像是京微齐力CEO王海力博士及产品总监倘余清将主讲「新型异构可编程计算芯片技术展望」;RISC-V 生态圈中之Inside Secure大中华区总经理官恒治则从安全切入,主讲「Security Solutions of RISC-V」。其他赞助商包括国际知名编译程序软件公司IAR、提供RISC-V FPGA开发板现场抽奖的GOWIN及设计服务公司PGC等均有现场摊位展示。 

Continue ReadingRISC-V CON上海、深圳3月登场 聚焦RISC-V发展最新动向