晶心科技将于4/9、4/11于上海、深圳举办ANDES RISC-V CON研讨会 看好RISC-V于AI、车用电子、应用处理器及安全技术的市场动向

202448 — 近年来,RISC-V 在车用电子、资安技术和人工智能等先进领域正经历快速扩展,在高阶应用处理器的发展也备受期待。根据市场研究机构SHD Group预测,到2030年,基于 RISC-V 的 SoC 出货量将急遽增加至162亿颗,相应营收更预计达到920亿美元,复合年增长率分别高达44%和47%。由此可知, RISC-V 架构的显着增长趋势,进一步推动了一场技术革命的引爆。

随着 RISC-V 成为市场主流解决方案,Andes晶心深耕 RISC-V 领域多年,透彻了解其开放、精简及可扩充的弹性配置特性而深受众多领导厂商青睐。作为 RISC-V CPU 核心的领导品牌,并且详细分析 RISC-V 在各项应用场景的可能性,晶心科技于 4 月 9 日在上海东锦江希尔顿逸林酒店以及4月11日在深圳东方银座美爵酒店举办「晶心科技 RISC-V CON :深探车用、AI、应用处理器与安全技术趋势」年度实体研讨会。聚集行业专家和领导品牌,并深入介绍 RISC-V 在市场中的变动情形和未来发展趋势。期待透过Andes丰富的经验,协助生态圈伙伴一同发掘 RISC-V 的潜力,赢得竞争优势。

Andes晶心科技的董事长暨执行长林志明先生将以「RISC-V 丰富的解决方案带来亮丽未来」为题,探讨RISC-V指令集标准作为处理器硅智财、平台与软硬件环境生态系统的基础,导引了丰富的芯片与系统产品发展,在AI, Application Processor, Automotive and Security的大会主题3A1S趋势中所扮演角色,从而引领半导体产业亮丽的未来。

本次活动将深度探讨应用处理器、车用电子、人工智能和安全技术四大热门应用领域市场与技术趋势。首先,由晶心科技总经理苏泓萌博士带领,深入剖析RISC-V当作处理器在各主流应用的现况,并分享对高阶及应用处理器市场RISC-V技术发展与机会的独到见解。第二场演讲将说明:随着电动车技术的日趋成熟,晶心如何提供符合ISO26262全面合规之RISC-V设计,快速协助客户进入车规市场。第三个主题将聚焦于AI领域,提供基于Transformer计算的硬软整合解决方案。最后,研讨会将深入探讨信息安全市场的趋势,并阐述在RISC-V框架下建构可信执行环境的方法。

ANDES RISC-V CON上海、深圳场也邀请到众多RISC-V生态伙伴参与专题演讲及现场展示,包括高性能嵌入式解决方案领导厂商先楫半导体(HPMicro)、在汽车与智能手机产业双线布局的先锋制造企业元视芯(MetaSilicon)、确保关键电子、信息系统和网络安全先驱的ResilTech、国际公认的测试、检验和认证机构SGS、业内知名EDA解决方案专家思尔芯S2C、EDA软件、硬件和服务组合的国际大厂Siemens EDA、提供高效设计流程及顶尖的芯片设计的Skyechip、全球数据中心领域的头部芯片供货商希姆计算(Stream Computing)、RISC-V 处理器模型、软硬件设计验证解决方案的领导厂商Synopsys (Imperas)、嵌入式软件开发工具领导供货商TASKING和智能设备安全产品与服务提供商瓶钵科技(TrustKernel)均以专题演讲方式分享其在RISC-V领域的最新应用。此外,其他参与本次活动的伙伴还包括编译程序软件大厂IAR、德国领先的系统仿真软件供应商MachineWare等,都将于现场展示其基于RISC-V技术开发的最新产品与解决方案。这绝对是一场不容错过的RISC-V盛会,敬请立即在线免费报名。

活动网页:  https://www.andestech.com/Andes_RISC-V_CON_2024_CN/

 

关于晶心科技(Andes Technology)

晶心科技股份有限公司于2005年成立于新竹科学园区,2017年于台湾证交所上市(TWSE: 6533; SIN: US03420C2089; ISIN: US03420C1099)。晶心是RISC-V国际协会的创始首席会员,也是第一家推出商用RISC-V向量处理器的主流CPU供货商。为满足当今电子设备的严格要求,晶心提供可配置性高的32/64位高效能CPU核心,包含DSP、FPU、Vector、超纯量(Superscalar)、乱序执行(Out-of-Order)、多核心及功能安全系列,可应用于各式SoC与应用场景。晶心并提供功能齐全的整合开发环境和全面的软/硬件解决方案,可说明客户在短时间内创新其SoC设计。截至2023年底,嵌入AndesCore™ 的SoC累积总出货量已达140亿颗。欲了解更多信息,请访问  https://www.andestech.com 。请立即透过LinkedInXBilibili以及YouTube追踪晶心最新消息。

Continue Reading晶心科技将于4/9、4/11于上海、深圳举办ANDES RISC-V CON研讨会 看好RISC-V于AI、车用电子、应用处理器及安全技术的市场动向

TASKING and Andes Announce FuSa Compliant Compiler Support for Andes RISC-V ASIL Compliant Automotive IP

To enable SoC design teams and Automotive software developers to build optimized and certifiable software solutions.

Munich, Germany – March 27, 2024 – TASKING proudly announces that its ISO 26262 (functional safety) and ISO/SAE 21434 (cybersecurity) compliant compilers now fully support the Andes FuSa certified RISC-V IP. This advancement expands TASKING’s RISC-V tool suite to include compilation, debugging, performance tuning, timing, and coverage analysis tools, providing a comprehensive solution for automotive systems development.


This milestone signifies a significant stride in empowering SoC design teams and automotive software developers to craft highly optimized and certifiable RISC-V based solutions. The newly introduced RISC-V compiler, compliant with ASIL D standards, seamlessly supports both current and forthcoming FuSa certified Andes RISC-V cores. Noteworthy is the compiler’s adaptability to the RISC-V ISA and its extensions, including Andes-specific extensions, ensuring dynamic optimization tailored to the target device, thereby enhancing efficiency and performance.


Andes Technology has achieved remarkable milestones in the automotive market with the introduction of the world’s first RISC-V ISO-26262 fully compliant core, N25F-SE, in 2022. Subsequently, Andes is about to unveil the ASIL-B certified D25F-SE equipped with the RISC-V SIMD/DSP P-extension support (draft), enabling efficient processing of multiple data in a single instruction. Looking ahead, Andes is set to launch processors meeting the ASIL-D standard, including the compact and secure D23-SE, the high-performance D45-SE, and the forthcoming ADAS-capable core in AX60 Series. These advancements underscore Andes’ ability to provide tailored solutions for diverse automotive applications, highlighting its leading expertise in the automotive RISC-V IP market.

 

“AndesCore™ RISC-V IP, certified with ISO 26262, presents a solid portfolio of automotive processor solution offering unparalleled level of flexibility and efficiency benefits to silicon development,” said Samuel Chiang, Deputy Marketing Director of Andes, “Our partnership with Tasking enables customers in the automotive industry to expedite their development processes, enhancing the performance and robustness of safety-critical RISC-V applications.”


Commenting on the collaboration, Gerard Vink, TASKING’s RISC-V lead, expressed enthusiasm, stating, “We are thrilled to collaborate with Andes and their ecosystem partners. The seamless interoperability of our tools with Andes RISC-V IP across development platforms ranging from virtual prototype to silicon implementations underscores our commitment to providing comprehensive lifecycle support for SoC development teams. Leveraging TASKING’s advanced FuSa and Cybersecurity processes, our users can fast-track compliance efforts, accelerating the time-to-market of RISC-V based automotive software solutions.”

 

About Andes Technology
Nineteen years in business and a Founding Premier member of RISC-V International, Andes is a publicly-listed company (TWSE: 6533SIN: US03420C2089ISIN: US03420C1099), a leading supplier of high-performance/ low-power 32/64-bit embedded processor IP solutions, and the driving force in taking RISC-V mainstream. Andes’ fifth-generation AndeStar™ architecture adopted the RISC-V as the base. Its V5 RISC-V CPU families range from tiny 32-bit cores to advanced 64-bit Out-of-Order processors with DSP, FPU, Vector, Linux, superscalar, functional safety, and/or multicore capabilities. By the end of 2023, the cumulative volume of Andes-Embedded™ SoCs has surpassed 14 billion. For more information, please visit https://www.andestech.com. Follow Andes on LinkedInFacebookXBilibili and YouTube


About TASKING
TASKING is a leading provider of development tools headquartered in Munich, Germany, offering high-performance, high quality, safety & security-oriented embedded software development tools for multi-core architectures.,


TASKING’s development tools are used by automotive manufacturers and suppliers, as well as in adjacent markets around the world to realize high-performance applications in safety-critical areas.


The TASKING Embedded Software Development solutions provide an industry-leading ecosystem for your entire software development process. Each TASKING compiler is designed for a certain architecture and meets the specific requirements of your industry, including automotive, industrial, telecommunications and datacom.


As the recognized leader in high-quality, feature- and safety-compliant embedded software development tools, TASKING enables you to create code with best-in-class size and performance with compilers, debuggers and RTOS support for industry-leading microprocessors and microcontrollers.


Since February 2021, TASKING has been majority-owned by financial investor FSN Capital, which has put the group on a long-term growth path following a successful carve-out. For more information visit www.tasking.com or follow us on https://www.linkedin.com/company/tasking-inc.

Continue ReadingTASKING and Andes Announce FuSa Compliant Compiler Support for Andes RISC-V ASIL Compliant Automotive IP

Seven Years of Uninterrupted Growth: Andes Technology Achieves Milestone Annual Revenue Exceeding NT$1 Billion

Andes Technology Is the Number One Provider of RISC-V CPU IP According to the SHD Marketing Report

 【Mar. 21, 2024-Hsinchu, Taiwan】Since its IPO in 2017, Andes Technology (TWSE:6533) has established itself as a leader in the CPU IP sector, achieving a fivefold increase in sales over the past seven years. Andes has invested capital and R&D manpower to accelerate the launch of high-end products to ensure long-term competitiveness and maintain market leadership. It is expected that a competitive product portfolio will create the next wave of revenue peaks.

(Image Source: SHD 2024 RISC-V Market Analysis)

With close monitoring of market dynamics and technology trends and decisive decision-making, Andes has strategically positioned the company to adeptly navigate challenges and seize emerging opportunities, such as bringing innovations in its proprietary AndeStar™ V3 ISA to the RISC-V based AndeStar™ V5 ISA in 2016. In 2023, even when the whole industry was still under inventory pressure, Andes surpassed a significant total shipment milestone of 14 billion Andes-Embedded™ SoCs. According to the SHD marketing report released on Jan 2024, Andes has secured an impressive 30% market share of RISC-V based chip shipping volume through its worldwide customers and is the number one provider of RISC-V CPU IP.

In 2023, the diverse product portfolio offered by Andes has resonated exceptionally well with the market and enabled its sustained growth. Andes has successfully launched the groundbreaking vector processor-AX45MPV, and the industry-revolutionizing automotive ISO 26262 fully certified core N25F-SE. More recently, Andes ventured into the application processor market with the launch of its cutting-edge out-of-order (OOO) processor AX65. AndesCore™ D23 and N225 are also released for the compact, performant, and secure applications. Besides the CPU IPs, Andes has also established a new product line, AndesAIRE™ or Andes AI Runs Everywhere, which offers a comprehensive hardware and software solution designed for edge and end-point inference.

Andes’s unwavering commitment to customer satisfaction has fostered robust relationships with its customers and fortified its market position. The addressable market segments of Andes products span a wide spectrum, encompassing AI/ML, 5G communications, FPGAs, image processing, IoT, MCU/MPU, sensors, storage, TDDI, and wireless connectivity.

Looking ahead, Andes would continue its dedication to innovations, customer satisfaction, and continual adaptation in the dynamic CPU IP licensing market. Below are a set of key drivers underpinning Andes’ growth:

Expansion of AI and HPC Applications: The ongoing surge in demand for AI and High-Performance Computing (HPC) applications, coupled with the requirements for specialized SoC, serves as one of the primary catalysts for Andes. Offering processors enhanced with ACE™ (Andes Automated Custom Extension) to meet the stringent requirements of AI and HPC workloads has significantly contributed to Andes’ market growth.

Increasing Demands for Automotive-Grade (ISO 262626) SoC: As the automotive industry continues to advance, there is a rising need for Automotive-Grade SoCs compliant with the ISO 262626 standard. Andes has seized this trend and is actively catering to the increasing demands for automotive-grade solutions. By offering processors designed to meet the stringent safety and reliability requirements of the automotive sector, Andes is well-positioned to capitalize on this growing market segment, further enhancing its success and market penetration.

Maturity of the RISC-V Ecosystem: By actively participating in the RISC-V International and community with the highest RVI membership and Summit sponsorship, Andes contributes to the RISC-V ecosystem’s fast expansion. Through this effort, Andes remains at the forefront of RISC-V development, fostering a positive cycle benefiting both the company and the ecosystem.

Rise of Multi-Core Heterogeneous SoC: The growing complexity of modern applications, spanning various domains like AIoT, edge computing, and data centers, has led to the rise in multi-core heterogeneous System-on-Chips (SoCs). Andes’ strategic focus on developing a diverse product portfolio aligns seamlessly with the demands of multi-core heterogeneous SoCs. These processors offer the performance and flexibility needed to address the contemporary applications’ requirements.

“Andes Technology’s journey of consistent growth over the past seven years is a testimony to our unwavering determination of staying ahead of industry trends and commitment to customers,” said Frankwell Lin, the Chairman, and CEO of Andes Technology. “We remain dedicated to shaping the future of the CPU IP licensing market with cutting-edge solutions.”

“As Andes charts our roadmap for the future, with ‘Driving Innovations’ as our motto, on one hand, we are developing high-end products that push the boundaries of performance,” remarked Dr. Charlie Su, the CTO and President. “On the other hand, we continue to deliver strong compact processors for power-efficiency and security. Aligning our expertise with the evolving needs of this dynamic industry, our talented team and effective collaboration with customers will continue to drive us forward, shaping the future of high-performance and high-efficiency computing, complying to strict safety demands in automotive SoC, and addressing the ever-emerging AI requirements.”

 

About ANDES RISC-V CON
ANDES RISC- V CON is the annual RISC-V technology forum hosted by Andes Technology and sponsored by partners. In 2024, the San Jose session will be held in Doubletree by Hilton Hotel on June 11. The 2024 theme is “Deep Dive into Automotive/AI/Application Processing and Security Trends.” It will introduce the flexible RISC-V processors that changes the face of emerging computing and share how Andes assists the RISC-V ecosystem in implementing diversified applications of innovative technologies. Four popular application areas will be focused on: AI/ML, automotive electronics, application processing and security. Many ecosystem partners are invited to give talks and on-site demonstrations. For free registration, please see the official website of Andes RISC-V CON https://www.andestech.com/Andes_RISC-V_CON_2024_US/

 

About Andes Technology

Nineteen years in business and a Founding Premier member of RISC-V International, Andes is a publicly-listed company (TWSE: 6533SIN: US03420C2089ISIN: US03420C1099), a leading supplier of high-performance/ low-power 32/64-bit embedded processor IP solutions, and the driving force in taking RISC-V mainstream. Andes’ fifth-generation AndeStar™ architecture adopted the RISC-V as the base. Its V5 RISC-V CPU families range from tiny 32-bit cores to advanced 64-bit Out-of-Order processors with DSP, FPU, Vector, Linux, superscalar, functional safety, and/or multicore capabilities. By the end of 2023, the cumulative volume of Andes-Embedded™ SoCs has surpassed 14 billion. For more information, please visit https://www.andestech.com. Follow Andes on LinkedInFacebookXBilibili and YouTube

Continue ReadingSeven Years of Uninterrupted Growth: Andes Technology Achieves Milestone Annual Revenue Exceeding NT$1 Billion

Andes and MachineWare Collaborate on Early RISC-V Software Development for AndesCore™ AX45MPV

Aachen, Germany and Hsinchu, Taiwan, February 27th 2024
MachineWare GmbH and Andes Technology (TWSE:6533), a leading supplier of high-efficiency, low-power 32/64-bit RISC-V processor cores and Founding Premier member of RISC-V International announce an exciting new chapter in their collaboration, marked by a strategic partnership. This synergistic alliance is geared towards the highly innovative AndesCoreAX45MPV, a cutting-edge multi-core RISC-V vector processor tailored for AI workload acceleration and the application level. In this joint effort, MachineWare lends its support by seamlessly integrating the AX45MPV into their SIM-V high-performance simulation solution. This integration proves invaluable for software developers, enabling them to efficiently handle intricate AI and Linux stack related workloads. The result is a platform that streamlines development, testing, and software verification well in advance of physical prototypes emerging from the fabrication process. This partnership underscores the mutual commitment of MachineWare and Andes Technology to advancing processor technology.

Introducing SIM-V, an offering from MachineWare that holds immense value for developers in the RISC-V landscape. With SIM-V, developers gain the power to thoroughly test and verify their RISC-V-based systems and software applications long before first prototypes are back from the fab. At its core, SIM-V provides a fast Instruction Set Simulator (ISS) that supports all RISC-V standard extensions. One of SIM-V‘s notable strengths is its user-friendly customizability. Through a straightforward extension SDK, developers can swiftly integrate custom instructions, registers, and other elements into the simulator to get instant feedback on their design choices. What makes SIM-V truly special is its SystemC TLM-2.0 integration. This unique combination empowers users to seamlessly introduce their IP models into full system simulation environments, enhancing the versatility of the platform.

The AndesCore™ AX45MPV is a 64-bit 8-stage dual-issue multicore RISC-V vector processor. It incorporates RISC-V GCBP* (*P is a draft version) extensions, and supports SMP Linux with MMU (Memory Management Unit) and up to 48-bit virtual addresses. In addition, it can be configured to up to eight cores with a cache coherence manager and up to 8MB shared L2 cache memory in a cluster. The Vector Processing Unit (VPU) of the AX45MPV implements RISC-V Vector Extension (RVV) version 1.0. It supports configurations of up to 1024-bit vector width (VLEN) and datapath width (DLEN). The AX45MPV is excellent for computations involving large arrays of data such as computer vision, digital signal processing, image processing, machine/deep learning, and scientific computing.

Figure 1: Invoking SIM-V with the AX45MPV configuration.

“We are delighted to join forces with Andes to support the AX45MPV processor in SIM-V,” said Lukas Jünger, Managing Director at MachineWare. “The incorporation of the AX45MPV model enables our common customers to develop RISC-V Linux and AI software stacks and verify their functionality in minutes. This will eliminate bugs and elevate software quality all the while making the overall development process more efficient.”

“Andes’ collaboration with MachineWare is consistent with our continuous effort to broaden RISC-V ecosystem for easy adoption of high-performance simulation tools,” said Samuel Chiang, deputy marketing director of Andes Technology. “We are excited to come together with MachineWare to drive the expansion of the RISC-V ecosystem. And we believe RISC-V’s instruction set architecture will increase innovation and has the potential to transform the AI market.”

About MachineWare GmbH
Founded in 2022 in Aachen, Germany, MachineWare leverages decades of experience in system level simulation and high-performance simulation tooling. Visit https://www.machineware.de/ for more details.

About Andes Technology
Nineteen years in business and a Founding Premier member of RISC-V International, Andes is a publicly-listed company (TWSE: 6533; SIN: US03420C2089; ISIN: US03420C1099) and a leading supplier of high-performance/low-power 32/64-bit embedded processor IP solutions. Its V5 RISC-V CPU families range from tiny 32-bit cores to advanced 64-bit Out-of-Order processors with DSP, FPU, Vector, Linux, superscalar, automotive and/or multi/many-core capabilities. By the end of 2023, the cumulative volume of Andes-Embedded™ SoCs has surpassed 14 billion. For more information, please visit https://www.andestech.com . Follow Andes on LinkedInTwitterBilibili and YouTube!

About ANDES RISC-V CON
ANDES RISC- V CON is the annual RISC-V technology forum of Andes Technology. In 2024, the Hsinchu session will be held at Amazing Hall Yufeng on March 28; the Shanghai session will be held at DoubleTree by Hilton Hotel Shanghai – Pudong on April 9; the Shenzhen session will be held at Grand Mercure Shenzhen Oriental Ginza Hotel on April 11. The theme of this year is “ANDES RISC-V CON: Deep Dive into Automotive/ AI/ Application Processors and Security Trends.” It will introduce the flexible RISC-V that revolutionizes emerging applications and share Andes latest breakthroughs and innovations in RISC-V. Four popular applications will be focused on: AI, automotive electronics, security and RISC-V’s new field, application processor. Many RISC-V ecosystem partners, including TSMC, are invited to deliver talks and on-site demonstrations.

For more event details and free registration, please visit the official website of the events:


About RISC-V
The RISC-V open architecture ISA is under the governance of RISC-V International. Visit https://riscv.org for more details.


MachineWare Contact
Lukas Jünger, Managing Director
E-mail: lukas@mwa.re

Andes Technology Contact
Jonah McLeod, Press Contact, Andes Technology
Tel: +1-510-449-8634
E-mail: Jonahm@andestech.com

Continue ReadingAndes and MachineWare Collaborate on Early RISC-V Software Development for AndesCore™ AX45MPV

Andes晶心科技与元视芯智能科技合作打造全球首次采用RISC-V IP SoC的车规级CMOS图像传感器产品

2024222 —  RISC-V IP供货商Andes晶心科技(TWSE:6533)与边缘运算芯片供货商元视芯智能科技共同宣布,元视芯 MAT系列作为全球首次采用RISC-V IP SoC的车规级CMOS图像传感器系列芯片产品,采用了晶心AndesCore™ N25F-SE处理器,按照ISO26262功能安全流程标准设计,产品达到ASIL-B 等级,并遵循AEC-Q100 Grade 2,实现高水平的安全性和可靠性。 透过使用 HDR 等技术,可以在简单、经济且高效的系统中实现高阶成像性能。 该系列产品不仅达到了高动态范围、高灵敏度、高色彩还原的成像效果,而且满足了ADAS决策的应用需求。

Andes晶心科技的N25F-SE32RISC-V CPU內核,可支持标准IMACFD指令集,其中包括高效整数指令集和单/双精度浮点运算指令集。 N25F-SE的高效五级流水线在高操作频率和简化设计之间实现良好的平衡。 它还具有丰富的可配置选项和灵活的接口配置,大大简化SoC的开发。 此外,N25F-SE还获得ISO 26262 ASIL-B全面合规(Full compliance)认证,使影像传感器芯片能够满足车规级安全要求。 对于元视芯汽车级芯片的开发,N25F-SE及其安全套件 (Safety Package) 提供良好的CPU解决方案,加上Andes晶心的技术支持,大大缩短了芯片开发时间。

元视芯拥有一流的创新研发能力,开发包括横向溢出集成式电容(LOFIC, Lateral Overflow Integration Capacitor)结合双转换增益(DCG, Dual Conversion Gain)、高动态范围 (HDR, High-Dynamic Range)在内的多项前沿技术,满足智能汽车视觉应用对的高质量影像的需求。 MAT Series 1MP CMOS影像传感器芯片具有低功耗、高动态范围(HDR)等特性,其有效影像分辨率为1280 H * 960 V,可支持高达60fps @120dB的高动态范围影像输出。 另一颗MAT Series 3MP芯片具有低功耗、超高动态范围(HDR),并兼具on-chip ISPLFM (LED Flicker Mitigation) 等多种功能,其有效影像分辨率为1920 H * 1536 V,最高可支持60fps帧率,动态范围可达业界领先的140dB+ 这些芯片可为智能汽车应用提供可靠的高质量影像信息。

N25F-SE提供安全套件,其中包括安全手册(Safety Manual)、安全分析报告 (Safety Analysis Report)和开发接口概要 (Development Interface Outline)N25F-SE及其安全套件是有效、高性能和灵活的汽车解决方案,它大大缩短汽车级 SoC开发时间并符合ISO 26262 标准。」Andes晶心科技总经理暨-CTO苏泓萌博士表示:「我们很高兴N25F-SEIP和安全套件,有效帮助元视芯缩短其两款车规级芯片的开发时间。我们也期待未来两家公司之间有更多的合作,创造更多创新产品。」

元视芯智能科技CTO郑健华表示:「在汽车ADAS应用使用的各种传感器之中,视觉图像处理芯片尤其重要。 一旦影像不够准确和及时,将直接导致后端算法的判断出现错误,因此对HDR性能要求极高。元视芯的LOFIC+DCG HDR技术可达到140dB+的超高动态范围,满足汽车ADAS领域的实际应用需求。 我们很荣幸与Andes晶心科技在两款高效能芯片上紧密合作,采用全球首款符合功能安全标准的ISO 26262认证RISC-V核心N25F-SE,因此,我们得以缩短产品的开发时间并实现了功能安全目标。」

 关于Andes晶心科技

晶心科技是一家上市公司(TWSE6533SINUS03420C2089ISINUS03420C1099),已有18 年的经营历史,是RISC-V International的创始高级成员。提供高效能/低功耗32/64位嵌入式处理器IP解决方案的领先供货商,也是RISC-V主流化的推动者。其 V5 RISC-V CPU 系列涵盖从微型 32 位核心到具有 DSPFPUVectorLinux、超标量,以及多核心功能的高级 64 位乱序处理器。 截至2023年底,Andes-Embedded™ SoC累计出货量已超过140亿颗。 欲了解更多信息,请访问  https://www.andestech.com 。订阅晶心微信公众号AndesTechBilibili获得最新消息!!

 关于元视芯智能科技

元视芯智能科技成立于2021年,凭借出色的创新研发能力和对卓越工艺的追求,在短短2年时间就迅速布局汽车和手机双产业赛道。 元视芯的汽车产品涵盖电子后视镜、360度环视、高阶驾驶辅助系统(ADAS)等诸多车载应用。 在自主研发的超低噪声和功耗读取电路,以及独特的MetaHDR高动态范围等技术的支持下,为行业提供低功耗、高感度、高动态、高帧率的影像传感器,赋能智能车载应用。 有关元视芯的更多信息,请参阅官方网站http://www.mtsilicon.com/

 关于ANDES RISC-V CON

ANDES RISC-V CON是晶心科技一年一度的RISC-V技术论坛。2024年上海场次将于49()在上海东锦江希尔顿逸林酒店举行、深圳场次将于411()在深圳东方银座美爵酒店举行。2024年的主题是「深探车用、AI、应用处理器与安全技术趋势」,将介绍RISC-V市场动态及发展趋势,并讨论近来晶心推出的全方位产品组合,同时亦将邀请包括元视芯在内的众多RISC-V生态合作伙伴进行演讲和现场展示。免费报名请参考Andes RISC-V CON官网:https://www.andestech.com/Andes_RISC-V_CON_2024_CN/

Continue ReadingAndes晶心科技与元视芯智能科技合作打造全球首次采用RISC-V IP SoC的车规级CMOS图像传感器产品

Andes晶心科技深耕学界十余年 缔约大学横跨全球八十余所校系 以永续经营的精神提供多元产学合作方案

20242月5日— 高效率、低功耗、32/64 位RISC-V处理器核的领先供货商暨RISC-V国际协会创始首席成员Andes晶心科技(TWSE: 6533),从2010年与台湾国立交通大学签订第一份合同开始,即积极地参与产学合作,合作学校的范围横跨欧洲、亚洲及美洲,深耕学界十余年,目前与全世界学校缔约数目已超过80所大学。

Andes晶心提供处理器系列授权(CPU IP Cores Licensing)、开发工具软件AndeSight™ 及软硬件开发平台给学校进行产学合作,从早期晶心自行研发的第三代V3系列,一直到2018年第五代V5 RISC-V处理器系列,持续与全球名校进行研发合作及产品授权,历年来积极投入各式软硬件资源进入大专院校,并与学校创立联合实验室,目前与全球各大学的总合同数量已超过150份。

近年来,国际推动ESG指标,其中社会责任(Social Responsibility)的部分,指企业除了要创造利润、对股东利益负责外,也要承担对员工、社会和环境的责任。Andes晶心科技长期耕耘学校十余年,回馈校园与即将踏入职场的社会新鲜人,以符合公司永续经营的精神的理念,产学合作项目包括:提供最先进RISC-V核运算处理器IP、系统芯片(SoC)技术、完整的训练教材、专业的教学课程、举办讲座及各式研讨会、独特的证照考试,与开发创意的晶心杯赛事等多项技术及服务。

RISC-V因为其指令集开源、精简、可模块化、可扩展的特点,市场潜力与发展备受重视。RISC-V开放式架构的热潮势不可挡,从台湾、日本、韩国、大陆之亚太市场到欧洲、美国等全球市场均广为采用。在超过150份的学校合约中,Andes晶心提供学校最新的RISC-V开发工具软件AndeSight™、RISC-V处理器调试器、项目实作范例、验证及算法效能分析等。在课程教学部分,台湾国立清华大学最早开始使用Andes晶心提供的RISC-V开发工具软件AndeSight™ 于计算机结构(Computer Architecture)课程与编译程序设计(Compiler Design)课程,也进一步购置RISC-V FPGA开发平台Corvette F1与Corvette T1用于教学实验项目及学生专题开发等。台湾国立清华大学近二年修课人数稳定成长,每年超过400人次使用。一年中超过十所以上大学使用开发工具软件及Andes晶心平台教学,近五年累计上课人数达五千人次。

在处理器系列授权项目部分,截至目前为止共有13个RISC-V项目授权。其应用范围涵盖医学、资安(Security)、智慧物联网(AIoT)、人工智能(AI)、及机器学习(ML)等,其中人工智能(AI)的项目研究最多。授权的处理器从入门款处理器N22、5级流水线的处理器N25,到支持向量处理器NX27V与高阶多核处理器AX45MP。部分研究团队透过与Andes晶心科技合作方式,取得AndesCore® V5 RISC-V核运算处理器授权,已顺利在国研院台湾半导体研究中心tape-out,并完成芯片测试,其研究成果丰硕。甚至,有研究团队经由学术阶段的研究成果,进一步成立新创公司,双方配合将学术授权转为商业的授权,使研究成果能转化为实际的产品或服务。

Andes晶心开发系统技术能力分级检定(Andes Certified Engineer Test –ACET™ Program)是帮助学生取得证照的一项专业服务。Andes晶心ACET™ 证照被各级学校及台湾教育部认可,学生通过考试取得该证照,不仅可达到毕业门坎,也可以同时学习到编写程序、实务操作、及研读产品文件等业界技能,结合学校的程序语言课程与嵌入式平台操作,了解业界产品开发流程,提早体验工程师的工作内容。近年证照考试改为RISC-V平台,报名人数稳定成长,十三年共累计2000人次报考。

为了吸引更多的学生投入参与RISC-V研发,Andes晶心科技更提供高额奖金举办比赛,藉此活动让更多的开发者加入RISC-V 生态系,开发各式应用。2023年举办的第二届晶心杯,主题是「人工智能大进击」,共吸引17校43队报名参赛。Andes晶心科技免费提供RISC-V比赛平台—Andes之CT1与Asus之Tinker V以及平台培训课程。经初赛、复赛、总决赛三阶段及六个月的评选,最后由来自国内各大专院校教授组成的评审团队,在考虑参赛各组的现场实机展示、成品、创意及设计理念后,评选出创意设计组及应用组两组,每组金、银、铜牌奖作品各一名以及佳作五名,颁赠奖金高达百万元。

Andes晶心科技董事长林志明表示:「Andes晶心科技已将ESG的推动纳入公司的每年年度目标,透过捐赠AndesCore®、AndeSight™ 等技术资源,支持学校进行研发和新技术的开发,并应用于专业课程的教学。这项举措有助于培育具实作能力的优秀学生,并为参与合作计划的大学提供协助。对于所有大学,我们提供证照考试及百万奖金的晶心杯赛事服务。透过多元的产学合作方案,Andes晶心科技致力实现人才培育和产业合作的双赢目标,以回馈社会。」

有关更多Andes晶心科技 RISC-V处理器的详细信息,请参考:https://www.andestech.com/tw/markets-overview-tw/

关于晶心科技(Andes Technology)
Andes晶心科技股份有限公司于2005年成立于新竹科学园区,2017年于台湾证交所上市 (TWSE: 6533 SIN: US03420C2089ISIN: US03420C1099)。Andes晶心是RISC-V国际协会的创始首席会员,也是第一家推出商用RISC-V向量处理器的主流CPU供货商。为满足当今电子设备的严格要求,Andes晶心提供可配置性高的32/64位高效能CPU核,包含DSP、FPU、Vector、超纯量 (Superscalar)、乱序执行 (Out-of-Order)、多核及车用系列,可应用于各式SoC与应用场景。Andes晶心并提供功能齐全的整合开发环境和全面的软/硬件解决方案,可说明客户在短时间内创新其SoC设计。截至2022年底,嵌入AndesCore® 的SoC累积总出货量已达120亿颗。更多关于Andes晶心的信息,请参阅晶心官网https://www.andestech.com。订阅晶心微信公众号AndesTech及Bilibili获得最新消息!

关于Andes晶心科技产学合作计划及ACET证照系统
Andes晶心科技
从2010年与台湾国立交通大学签订第一份产学合作合约开始至今,与全世界80余所大专院校合作,缔结超过150个以上的合约。Andes晶心提供处理器系列授权(CPU IP Cores Licensing)、开发工具软件AndeSight™ 及硬件开发平台给缔约学校,授权范围从Andes晶心自行研发的V3系列,到最新RISC-V系列之处理器。Andes晶心科技为了深耕学界,历年来积极投入大专院校各式资源,并具体参与、支持学校各项软硬件设备,并与各大学成立联合实验室等。Andes晶心长期耕耘学校多年,主要是为了回馈学术界,并致力于「科技源自于教育」的理念,故提供最先进RISC-V 核运算处理器IP、系统芯片(SoC)技术、完整的训练教材、专业的教学课程、实务的业界经验与独特的证照考试(Andes晶心开发系统技术能力分级检定, Andes Certified Engineer Test –ACET™ Program)等多项技术与服务,提供给参加合作计划的大学。

Continue ReadingAndes晶心科技深耕学界十余年 缔约大学横跨全球八十余所校系 以永续经营的精神提供多元产学合作方案

Imperas获颁Andes晶心科技2023年度合作伙伴荣誉

Imperas为Andes晶心科技客户提供支持Andes晶心RISC-V处理器IP的快速处理器模型而获奖

【英国牛津】— 2024年1月23日 — RISC-V模拟解决方案领导者Imperas今日宣布,高效能低功耗32/64位RISC-V处理器核领导供货商,同时,也是RISC-V 国际协会创始首席会员的Andes晶心科技,颁赠Imperas为2023Andes晶心年度合作伙伴。自2017年以来,Imperas一直与Andes晶心科技合作,为Andes晶心科技全系列RISC-V处理器IP提供快速、指令精确的模型,并获得Andes晶心科技的认证,将Imperas的模型作为Andes晶心科技处理器核的参考模型。

虚拟平台(软件仿真)是现今的一种主流技术,用于早期软件开发(shift-left software development),同时亦可在芯片tape-out后(after silicon)进行全面、自动化的软件测试。成功部署虚拟平台的关键要素是高质量的模型,特别是处理器的模型。此外,这些模型需要与一系列产业标准工具和设计流程相契合,其中包括了SystemC和硬件仿真器(hardware emulators)。而Imperas针对Andes晶心科技处理器IP所优化的快速处理器模型—ImperasFPMs (ImperasFPMs)即满足这些要求。

Andes晶心科技提供了各式RISC-V CPU,从小型微处理器(microprocessors)到支持RISC-V 数字讯号处理、浮点运算和向量扩展的多发射、乱序处理管线多核应用处理器(multi-core applications processors)。Andes晶心科技同时还是第一家开发完全符合ISO 26262标准的车规SoCs RISC-V处理器的公司,包括ASIL-B功能安全标准的认证。除此之外,Andes晶心科技的处理器还可满足高性能人工智能/机器学习(AI/ML)的应用需求。

Imperas与Andes晶心的成功合作案例包括了一个具有复杂多核AI加速器的超大规模运算客户。该客户最初在其项目中使用Imperas技术进行指令集架构探索。接着,他们事先在Imperas虚拟平台上使用了快速模拟Andes晶心处理器的ImperasFPMs开发了软件,并在收到芯片后的一周内即验证了完整的软件堆栈(software stack)运行。

「Imperas提供了高质量、快速的仿真模型,使我们的客户能够在芯片tape-out之前,开发高度复杂的软件堆栈,缩短了上市时间并降低风险。」 Andes晶心科技美国分公司总经理萧明富博士表示,「这个奖项是对Andes晶心科技和Imperas坚强伙伴关系的肯定。」

「作为RISC-V国际协会的创始会员,Andes晶心科技从一开始就推动了RISC-V指令集架构的规范,他们的IP为社群定订了非常高的标准,」Imperas的CEO Simon Davidmann表示,「我们已经透过Imperas的模型,提供Andes晶心科技客户近七年的支持。我们深感荣幸能够获得年度合作伙伴奖,因为这肯定了整个团队的努力和贡献。」

如何获得
现在可透过www.OVPworld.org取得仿真Andes晶心科技处理IP产品组合的Imperas模型。也可透过经核准的EDA销售合作伙伴取得Imperas的RISC-V参考模型。深入了解此选项,请联系Imperas或您自选的EDA供货商。


关于
OVPworld.org
Imperas的模拟和建模技术支持超过12种指令集和300多个处理器模型。 OVPworld(Open Virtual Platforms)致力于让软件虚拟平台在嵌入式软件开发中变得简单又无所不在。随着硬件越来越复杂,嵌入式软件也变得越来越复杂,并需要一些新的工具来应对。软件虚拟原型(prototypes),实现嵌入式软件的仿真、验证和除错,是提高嵌入式软件开发效率的关键技术。
OVP模型通常在Apache 2.0开源许可证下发布,包括来自OVP用户社群的参考平台、范例和其他协作项目。OVPworld成立已有十多年的历史,支持了成千上万的用户,包括商业和学术用户。OVPworld.org是免费注册的网站,学术和非商业使用者可免费使用,商业使用者可以免费试用90天。

关于Imperas
Imperas是RISC-V处理器模型、硬件设计验证解决方案和软件仿真的领导供货商。Imperas和开放虚拟平台(OVP)促进了开源模型的可用性,包含一系列处理器、IP供货商、CPU架构、系统IP及处理器和系统的参考平台模型,参考平台模型的部分从简单的单核裸机(bare metal)平台到启动 SMP Linux 的全异构多核系统。所有支持模型都可从Imperas网站www.imperas.com和开放虚拟平台(OVP)网站 www.ovpworld.org取得。

有关Imperas的更多信息,请参阅www.imperas.com 。关注Imperas的LinkedInTwitter @ImperasSoftware和YouTube


【关于
Andes RISC-V CON Webinar
释放RISC-V的无穷潜能:Andes系列处理器的全面解决方案
欢迎加入我们的网络研讨会,我们将深入探讨 RISC-V架构的无穷可能性,并聚焦于Andes提供的全面解决系列方案。探索这些尖端的RISC-V CPU如何在车用和人工智能领域重塑运算格局与推动创新。我们的讲者将带领您深入了解 Andes系列产品的特点、优势和实际应用,展示其解锁 RISC-V技术的全部潜力。无论您身处车用相关行业还是人工智能领域,这场网络研讨会将是您了解 Andes系列解决方案的绝佳机会。发掘如何借助 Andes 的产品,将您的项目提升至新的高度。走过路过不要错过,与我们一起站在 RISC-V进步的尖端,探索前方的无限可能!

免费报名: https://zoom.us/webinar/register/WN_J_7GD8sVS7eBftxKiVHiPw


关于
Andes晶心科技 (Andes Technology)
Andes晶心科技股份有限公司于2005年成立于新竹科学园区,2017年于台湾证交所上市 (TWSE: 6533 SIN: US03420C2089ISIN: US03420C1099)。Andes晶心是RISC-V国际协会的创始首席会员,也是第一家推出商用RISC-V向量处理器的主流CPU供货商。为满足当今电子设备的严格要求,Andes晶心提供可配置性高的32/64位高效能CPU核,包含DSP、FPU、Vector、超纯量 (Superscalar)、乱序执行 (Out-of-Order)、多核及车用系列,可应用于各式SoC与应用场景。晶心并提供功能齐全的整合开发环境和全面的软/硬件解决方案,可帮助客户在短时间内创新其SoC设计。截至2022年底,嵌入AndesCore® 的SoC累积总出货量已达120亿颗。更多关于Andes晶心的信息,请参阅晶心官网https://www.andestech.com。订阅晶心微信公众号AndesTech及Bilibili获得最新消息!

所有商标或注册商标均为Imperas Software Limited或其各自持有人的财产。

Continue ReadingImperas获颁Andes晶心科技2023年度合作伙伴荣誉

Andes晶心科技正式推出AndesCore® AX65 全新RISC-V乱序执行、超纯量、多核处理器

2024 年 1 月 16 日 – 高效率、低功耗、32/64 位 RISC-V 处理器核的领先供货商和 RISC-V 国际协会创始首席成员Andes晶心科技,宣布全面推出高性能AndesCore® AX65–乱序执行、超纯量、多核处理器IP。 AX65 是高效能乱序处理 器AX60 系列中的首款产品。AX65配备了 13 级流水线、4-wide译码、8-wide乱序执行,目标市场为Linux平台上主应用处理器、网络和高阶控制器,并于2023年12月获得了 EE Times Asia 颁发的「年度最佳 IP/处理器」奖项。

Andes晶心科技在嵌入式控制器和高效能AI向量处理器方面取得了很大成功。随着RISC-V生态系统在Linux应用的日趋成熟,对于通用性的高效能RISC-V处理器之需求不断增加。 应此时机,Andes晶心科技推出AX65,同时强化AndesCore® CPU产品全阵容,可涵盖从低功耗嵌入式解决方案,到高阶乱序执行处理器。对于开发复杂 SoC 的客户,现在可以使用 AX65 作为主要 Linux 应用处理器,并使用 AX45MPV/NX27V 进行向量/DSP 处理,亦或使用 N25/N225 处理器作为资源和电源管理器。 透过AndesCore® CPU系列中的完整阵容,客户能够简化其开发流程,同时受益于整合支持,并大幅降低开发成本。

AX65 在采用 12纳米制程时,运行速度可超过 2.0GHz,SpecInt2006 得分为每 GHz 8.25 分,凭借高效的内存子系统结构,其整体性能优于 Cortex A75。AX65最多可同时支持高达 8 核,最大可共享 8MB的高速缓存并支持缓存一致性。AX65 完全符合 RISC-V RVA22 之要求,可确保与 RISC-V 生态系统内的操作系统和软件的兼容性。在安全性方面,AX65 支持增强型 PMP (ePMP) 以进一步保护内存存取,并支持 K指令集扩展(纯量加密),以加速 AES 和 SHA 的加密操作。 同时,为了在 Linux 操作系统上运行,AX65 支持 VIPT L1 指令缓存、SV48 虚拟地址空间,和具有同步硬件page walkers的 2 级 TLB (Translation Lookaside Buffer)。 它还结合了最先进的分支预测机制(branch prediction),具有TAGE-L 算法、返回地址堆栈(return address stack)和 2 级分支目标缓冲区(2-level branch target buffer)。AX65作为主控制应用处理器,可应用的范围包括Wi-Fi、5Gnr 和O-RAN 等网络应用,以及边缘运算、工业计算机及嵌入式应用。

「AX65 是Andes晶心科技推出的第一个乱序执行处理器。」Andes晶心科技总经理暨技术长苏泓萌博士表示。「与广受欢迎的 45 系列处理器相比,它在 SPECint2006 上带来了超过 100% 的效能提升。AX65 的成功推出,标志着Andes在处理器系列效能的飞跃式提升。 凭借着这个 OoO (Out-of-Order)架构,我们现在可以着眼更多高效能的目标市场,例如:人工智能AI/ML、多媒体、网络应用和高阶储中的主处理器。 对Andes晶心科技来说,是一件非常令人兴奋的事。」

「在所有的RISC-V IP供货商中,Andes晶心科技推出了第一款支持数字信号处理DSP的处理器—D25F、推出了第一款向量处理器—NX27V,也推出第一款完全符合ISO 26262的功能安全车规处理器—N25F-SE,它们都在市场上有非常出色的表现。」Andes晶心科技董事长暨执行长林志明表示。「尽管我们不是第一个推出乱序执行处理器的公司,但我们还是以稳健的速度进行了发展与发布。这样的稳健步伐,使Andes晶心不需要常常改组我们的团队。客户可以信赖Andes,视我们为长期供货商和合作伙伴,满足他们所有 RISC-V 处理器的需求。」

自 2023年8 月以来,亚洲、欧洲和美国均有客户持续对 AX65进行评估。目前,已有多媒体和人工智能/机器学习领域的客户获得授权。 现在支持 Linux 和 RTOS 的 AX65 及其开发工具已正式导入市场,可立即提供一般性授权使用。

关于Andes晶心科技(Andes Technology)
Andes晶心科技股份有限公司于2005年成立于新竹科学园区,2017年于台湾证交所上市 (TWSE: 6533 SIN: US03420C2089ISIN: US03420C1099)。Andes晶心是RISC-V国际协会的创始首席会员,也是第一家推出商用RISC-V向量处理器的主流CPU供货商。为满足当今电子设备的严格要求,Andes晶心提供可配置性高的32/64位高效能CPU核,包含DSP、FPU、Vector、超纯量 (Superscalar)、乱序执行 (Out-of-Order)、多核及车用系列,可应用于各式SoC与应用场景。晶心并提供功能齐全的整合开发环境和全面的软/硬件解决方案,可说明客户在短时间内创新其SoC设计。截至2022年底,嵌入AndesCore® 的SoC累积总出货量已达120亿颗。更多关于Andes晶心的信息,请参阅晶心官网https://www.andestech.com。订阅晶心微信公众号AndesTech及Bilibili获得最新消息!

Continue ReadingAndes晶心科技正式推出AndesCore® AX65 全新RISC-V乱序执行、超纯量、多核处理器

Andes晶心科技与Vector合力推动车用产业RISC-V AUTOSAR软件创新

20231228高效能低功耗32/64位RISC-V处理器核心领导供货商暨RISC-V国际协会创始首席会员Andes晶心科技(TWSE: 6533)与汽车电子设备软件开发专家Vector很高兴地宣布开展合作,旨在利用RISC-V架构来推进汽车电子解决方案。此次合作结合了两位产业领导厂商的专业知识,结合AndesCore® 安全强化型(SE)RISC-V处理器系列和Vector的MICROSAR Classic基础软件的集成车用解决方案,从而加速创新和上市时间。

Andes晶心科技产品线中的N25F-SE是第一个全面符合ISO-26262 标准的RISC-V CPU 核,透过提供丰富多样的FuSa 处理器之产品规划路线,在车用市场保持领先地位,其中包括支持DSP的D25F-SE;精简并安全的D23-SE、高性能 D45-SE 以及支持ADAS的60-SE系列。凭借其最先进的RISC-V CPU架构,AndesCore® 为车用处理器领域带来灵活性和可扩展性,并提供卓越的性能、高能源效率和安全性,以满足各种汽车应用的特定要求。

Vector是车用产业AUTOSAR软件的领先供货商。作为特级合作伙伴(PP+),Vector已在AUTOSAR这个著名的开发合作伙伴关系中,承担长期及广泛的指导任务,因此,Vector努力协助塑造AUTOSAR的战略方向,以确保未来车用电子控制单元(ECU)开发标准的性能,例如软件定义车辆(SDV)。

「车用产业正处于积极整合快速成长的电子电气和人工智能技术的关键节点。 同时,RISC-V作为新兴的运算架构,正成为从边缘运算到云端运算等各个领域的主流。我们共同努力推动创新并应对汽车应用的挑战非常重要。」Andes晶心科技市场部资深经理王庭昭表示。「我们与 Vector 的合作是朝这个方向迈出的重要一步,提供了一个集成解决方案,将促进车用产业向未来发展。」

「我们很高兴与Andes晶心科技合作,将我们的AUTOSAR软件专业知识与他们先进的RISC-V处理器集成。此次合作将使我们的MICROSAR产品能够在基于RISC-V的处理器上运行,并创建能够在动态车用领域蓬勃发展的最先进、安全和高效的系统。」 Vector Informatik 「半导体平台和MCAL」嵌入式软件产品开发计划负责人,资深经理Josef Nöbauer总结道。

 

关于晶心科技(Andes Technology)

Andes晶心科技股份有限公司于2005年成立于新竹科学园区,2017年于台湾证交所上市 (TWSE: 6533 SIN: US03420C2089ISIN: US03420C1099)。Andes晶心是RISC-V国际协会的创始首席会员,也是第一家推出商用RISC-V向量处理器的主流CPU供货商。为满足当今电子设备的严格要求,Andes晶心提供可配置性高的32/64位高效能CPU核,包含DSP、FPU、Vector、超纯量 (Superscalar)、乱序执行 (Out-of-Order)、多核及车用系列,可应用于各式SoC与应用场景。晶心并提供功能齐全的整合开发环境和全面的软/硬件解决方案,可说明客户在短时间内创新其SoC设计。截至2022年底,嵌入AndesCore® 的SoC累积总出货量已达120亿颗。更多关于Andes晶心的信息,请参阅晶心官网https://www.andestech.com。订阅晶心微信公众号AndesTech及Bilibili获得最新消息!

关于Vector

Vector是软件工具和嵌入式组件的领导制造商,其产品用于开发电子系统及其联网系统,包括 CAN 到汽车以太网络等多种不同系统。自1988 年以来,Vector一直是汽车制造商和供货商以及相关产业的合作伙伴。Vector的工具和服务为工程师和软件开发人员提供了决定性的优势,使具有挑战性和高度复杂的主题领域尽可能简单和易于管理。Vector员工每日致力于车用产业的电子创新。汽车、商用车、航空航天、运输和控制技术行业的全球客户依靠独立的Vector集团的解决方案和产品来开发未来移动技术。 Vector 总部位于德国(斯图加特),并在巴西、中国、法国、英国、印度、意大利、日本、奥地利、罗马尼亚、瑞典、韩国、西班牙和美国设有子公司。

Continue ReadingAndes晶心科技与Vector合力推动车用产业RISC-V AUTOSAR软件创新

Andes晶心科技、TASKING与MachineWare三方合作 推动RISC-V ASIL合规车用芯片快速开发

支持SoC设计团队进行固件MCAL的开发

【德国慕尼黑】—20231219日— TASKING的系统级验证和调试工具目前已可支持通过ISO 26262认证的Andes晶心科技RISC-V处理器IP并由MachineWare提供对应的虚拟仿真器。这项合作为SoC设计团队提供了车规级RISC-V IP以及开发固件和MCAL(微控制器抽象层)早期所需的合适工具。

TASKING在全球汽车行业服务至今已超过30年,提供经过功能安全和网络安全认证的软件开发工具。此次合作发布的工具集具备了多种功能,包含多核、多硬件线程、安全验证、调试、效能调校、时序和覆盖率分析。这套工具集能够与Andes晶心科技RISC-V开发板和MachineWare高性能虚拟原型解决方案搭配使用。此外,创新的TASKING iSYSTEM调试器也将支持Andes晶心科技RISC-V处理器与该开发工具集的连接。

Andes晶心科技是一家提供高效能低功耗32/64位RISC-V处理器核的领导供货商,并于2022年推出了全球首款全面合规ISO 26262标准并获得ASIL-B认证的RISC-V处理器IP – N25F-SE。Andes晶心也准备在2023年第四季推出通过ASIL-B认证、搭载RISC-V P扩展指令集(SIMD/DSP)草稿版本的处理器核,能在单一指令中高效操作多个数据的处理器– D25F-SE。除此之外,Andes晶心科技正致力开发可执行关键任务的ASIL-D认证处理器,该系列核是基于Andes晶心备受欢迎的CPU IP设计而来。此次合作的目标是为功能安全解决方案的开发提供全面支持,特别是在固件与MCAL(微控制器抽象层)开发方面。这些解决方案也能在后续由他们在汽车供应链中的客户使用。

MachineWare的超高速虚拟原型能轻松仿真一套用于软件分析、验证开发,以及架构探索的复杂硬件/软件系统。透过SIM-V,MachineWare提供一款高速的RISC-V仿真器,可整合到完整的系统仿真或虚拟平台(Virtual Platform , VP)中,来模拟整个SoCs或ECUs。除了在硅前 (pre-silicon)即可提供客户来进行软件开发外,虚拟平台还有许多优于实体原型方面的特性,例如能够进行深度、非侵入式的内部检测,而且在本地服务器或云端都极具扩展性。

这三家公司共同提供的解决方案允许用户在虚拟和实体SoCs之间轻松切换,无需更改用户的流程就能采用相同的工具和生成自动化脚本。这使得软件开发人员能够在芯片可用前即能开始开发流程,并在早期阶段识别和修复潜在的错误与安全性问题,进而缩短产品上市时间。

TASKING的RISC-V项目负责人Gerard Vink对这次三方合作表示兴奋:「此次合作提供了推动基于 RISC-V 的 SoC 在汽车领域的采用所需的整合解决方案。经过认证的IP和工具减少了供应链中的各方为遵循功能安全和网络安全规范所付出的努力,使他们能够集中精力于创新和产品差异化。」

Andes晶心科技市场处副处长姜新雨表示:「Andes晶心通过ISO 26262认证的RISC-V IP为芯片开发提供了坚实且前所未有的灵活性和效率。我们与TASKING和MachineWare的三方合作,共同赋能车用产业的客户加速开发并确保功能安全和网络安全保护的成功实现。」

MachineWare联合创始人Lukas Jünger表示:「我们超高速的功能型RISC-V仿真器SIM-V使工程师能够在实体芯片原型可用之前,仿真复杂的硬件/软件系统。这不仅加速了开发过程,更减少了代价高昂的错误。我们很荣幸能与TASKING和Andes晶心科技合作,一同为客户提供在车用产业开发SoCs所需的工具。」

有关此项合作与这三家公司的详细信息,请访问www.tasking.comwww.andestech.comwww.machineware.de

关于晶心科技 (Andes Technology)
Andes晶心科技股份有限公司于2005年成立于新竹科学园区,2017年于台湾证交所上市 (TWSE: 6533SIN: US03420C2089ISIN: US03420C1099)。Andes晶心是RISC-V国际协会的创始首席会员,也是第一家推出商用RISC-V矢量处理器的主流CPU供货商。为满足当今电子设备的严格要求,Andes晶心提供可配置性高的32/64位高效能CPU核,包含DSP、FPU、Vector、超标量 (Superscalar)、乱序执行 (Out-of-Order)及多核系列,可应用于各式SoC与应用场景。Andes晶心并提供功能齐全的整合开发环境和全面的软/硬件解决方案,可帮助客户在短时间内创新其SoC设计。截至2022年底,嵌入AndesCore® 的SoC累积总出货量已达120亿颗。更多关于Andes晶心的信息,请参阅晶心官网https://www.andestech.com。订阅晶心微信公众号AndesTech及Bilibili 获得最新消息!

关于 MachineWare

2022年在德国亚琛成立的MachineWare,是高效能仿真器的市场领导者,专门提供电子系统虚拟平台(VPs)解决方案。这些先进的虚拟平台旨在执行并测试客户所开发的未经修改之目标软件,是开发、验证和架构分析时不可或缺的工具。

SIM-V是MachineWare的旗舰产品之一,此多功能和高速仿真器解决方案专为虚拟化RISC-V系统而量身设计。SIM-V赋予用户加速RISC-V软件开发流程的能力,使他们能够在实体芯片原型完成之前开发软件,即早辨识软件缺陷,如错误和漏洞,以确保能够按时且超前计划达成目标。

MachineWare的产品和服务简化了硬件/软件整合,在系统设计周期初期就为硬件和软件设计师提供统整的工具集。这种方法有助于实现更流畅的开发流程和优异的终端产品。欲了解更多详情,请访问 https://www.machineware.de

关于TASKING

TASKING是一家总部位于德国慕尼黑的开发工具领导供货商,专为多核架构提供高效能、高质量、以信息安全和安全为导向的嵌入式软件开发工具。

TASKING开发工具的用户包含全球汽车制造商和供货商,其解决方案也同时应用在世界各地相关的市场上,以实现于安全关键领域中的高效能应用。

TASKING嵌入式软件开发解决方案为您的软件开发流程提供领先行业的生态系。每个TASKING编译程序都针对特定架构而设计,能满足您行业的特定需求,包括汽车、工业、电信和数据通讯。

作为高质量、功能齐全且符合安全标准的嵌入式软件开发工具的公认领导者,TASKING提供业界领先,专为微处理器和微控制器提供编译程序、侦错调试器和RTOS支持,以创建具有最佳大小和效能的代码。

自2021年2月以来,TASKING的大多数股权归属于金融投资者FSN Capital,在成功分拆后,该集团走向长期成长之路。欲获得更多讯息,请访问 www.tasking.com 或在 https://www.linkedin.com/company/tasking-inc 上关注我们。

Continue ReadingAndes晶心科技、TASKING与MachineWare三方合作 推动RISC-V ASIL合规车用芯片快速开发