Ashling RiscFree™ 整合开发工具链宣布支持晶心科技RISC-V处理器

Facebook
Twitter
LinkedIn

【美国加州旧金山】─2022年2月10日─Ashling和晶心科技共同宣布Ashling RiscFree™整合开发工具链将扩大支持晶心全系列RISC-V CPU IP,包括针对性能优化的AndeStar™ V5 Performance ISA扩展和针对代码大小缩减的CoDense™ ISA扩展。

RiscFree™ 是Ashling所打造的整合开发环境(IDE)、编译程序和除错器,现在RiscFree™ 更新增支持晶心RISC-V CPU,包含32位的N22、N25F、D25F、A25、A25MP、A27、A27L2、N45、D45、A45、A45MP,以及64位的NX25F、AX25、AX25MP、NX27V、AX27、AX27L2、NX45、AX45、AX45MP。

“Ashling RiscFree™ 具备以单一解决方案支持各种核心的工具集,提供晶心的RISC-V CPU客户于异构、多核心除错的强大功能,开启单一个RiscFree™整合开发环境即可以针对任意数量的异构或是同构核心进行除错。”Ashling董事总经理Hugh O’Keeffe表示。

“我们很高兴Ashling RiscFree™支持晶心RISC-V CPU核心,为晶心客户提供额外的选择,特别是采用AndesCore™ V5 RISC-V处理器设计异构SoC的客户,能因此实现更高性能并减少代码大小。”晶心科技总经理暨技术长苏泓萌博士表示。

欲了解有关Ashling RiscFree™的信息,请至https://www.ashling.com/ashling-riscv/。欲了解有关晶心RISC-V CPU处理器的信息,请至http://www.andestech.com/en/products-solutions/andescore-processors/

Ashling_Andes

关于Ashling
Ashling创立于1982年,为嵌入式开发工具和服务领导供货商,于爱尔兰利默里克和印度清奈设有设计中心,欧洲、亚太、中东及美洲地区则设有销售及技术支持中心。拥有超过三十年经验的Ashling,提供嵌入式系统工程师各种开发工具,包含支持多种MCU、SoC和基于软核(FPGA)设计的高速除错及追踪探针。Ashling的软件工具包括IDE、除错器、编译程序和仿真器,其RiscFree™ 平台支持所有主要的嵌入式架构,包括ARC、Arm、MIPS、Power和RISC-V。Ashling相当重视RISC-V,是第一家推出支持RISC-V核及其他核的异构除错工具的公司。欲了解更多信息请至www.ashling.com,或联系Nadim Shehayed nadim@ashling.com。

关于晶心科技
晶心科技股份有限公司于2005年成立于新竹科学园区,2017年于台湾证交所上市(TWSE: 6533; SIN: US03420C2089; ISIN: US03420C1099)。晶心是RISC-V国际协会的创始首席会员,也是第一家采用RISC-V作为其第五代架构AndeStar™基础的主流CPU供货商。为满足当今电子设备的苛刻要求,晶心提供可配置性高的32/64位高效CPU核,包含DSP,FPU,Vector,超纯量(Superscalar)及多核系列,可应用于各式SoC与应用场景。并且,晶心提供功能齐全的整合开发环境和全面的软/硬件解决方案,可帮助客户在短时间内创新其SoC设计。在2021年,Andes-Embedde™ SoC的年出货量突破30亿颗;而截至2021年底,嵌入AndesCore™ 的SoC累积总出货量已达100亿颗。

更多关于晶心的信息,请参阅晶心官网https://www.andestech.com。追踪晶心最新消息:LinkedInFacebookWeiboTwitterBilibili以及YouTube