20190530_RISC-V Seminar in Korea

2019 RISC-V Seminar is going to introduce RISC-V based SoC construction and related applications. Andes CTO & EVP, Charlie Su, will deliver a speech at the seminar titled “Speeding Up SoC Development with RISC-V Processors and Custom Instructions”. Do not miss this opportunity to discover the RISC-V potential in Korea!
 
Date: May 30, 2019 (Thu)
Time: 12:30 – 18:00
Location: Seminar facility at new Coontec office building
(13449) 232, LH Business Growth Center, 54, Changeop-ro, Sujeong-gu, Seongnam-si, Gyeonggi-do, Republic of Korea
 
Event Website
 
Continue Reading20190530_RISC-V Seminar in Korea

20190529_COMPUTEX前瞻RISC-V架構與AIoT商機研討會


台灣RISC-V聯盟為讓相關產業深入了解嵌入式系統設計最新趨勢,將在COMPUTEX展期邀集物聯網領域專家與代表廠商,從策略、技術跟實作等面向,分享RISC-V架構最新進展與市場動態,同時探討嵌入式系統業者如何面對AIoT多元、破碎、少量多樣的市場需求下,最佳的設計趨勢、實作對策與成功案例。也透過專題演講與專家座談搭配現場展示,勾勒未來AIoT設計趨勢與應用風貌。

日期:2019年5月29日(三) 9:00~12:00
地點:台北市信義區信義路五段五號二樓 第三會議室 (世貿一館)
報名網址:https://www.accupass.com/event/1904080831495961019920
主辦單位:台北市電腦公會、台灣RISC-V聯盟、台灣物聯網產業技術協會、新電子科技雜誌、新通訊元件雜誌
 












活動聯絡人:邱小姐 (02)2576-2033

Continue Reading20190529_COMPUTEX前瞻RISC-V架構與AIoT商機研討會

20190527_TSMC OIP Forum in Amsterdam

Date: 2019/05/27
Place: Amsterdam, The Netherlands
 

Frankwell Lin, President of Andes Technology, presented “Andes RISC-V CPU IP Provides Synergism for TSMC Process Portfolio” during the TSMC Europe open innovation platform (OIP) ecosystem forum in Amsterdam on May 27. The presentation described the open source RISC-V instruction set architecture synergy that RISC-V CPU IP provides to TSMC’s ecosystem. The speech was well received by the audience. Andes management and technical team were on hand throughout the day in the TSMC Europe Technology Symposium Exhibition area to describe Andes new RISC-V products and to answer questions from attendees. Andes demos included a face detection system with RISC-V based AndesCore™ AX25 embedded.

 
Continue Reading20190527_TSMC OIP Forum in Amsterdam

20190509_ RISC-V CON 新竹場

最火的RISC-V持續發燒,未來CPU的局面將如何演變?RISC-V生態圈又會如何發展?讓晶心帶您深入瞭解!

為了強化業界在RISC-V上的合作, 晶心科技將於2019年05月09日(星期四)新竹國賓大飯店舉辦RISC-V CON,將介紹RISC-V的優勢、潛力及商業策略,RISC-V應用包括AIoT、5G通訊、FPGA、區塊鏈、指紋辨識、儲存設備、ADAS等,了解嵌入式核心最新科技與趨勢,立即免費報名!

RISC-V是一個開放式的指令集架構ISA,透過開放標準協作,讓處理器創新進入一個新紀元。RISC-V 指令集架構(ISA)發源於UC Berkeley,它提供了可擴充軟/硬體在架構上的高度自由,其特點是精簡、可模組化、可擴充。RISC-V近來成為技術焦點並掀起一波新熱潮,在全球各地蓬勃發展。它彈性及開放式架構的特性有利生態系快速成長,目前全球已有多家知名公司加入RISC-V陣營。晶心科技為專業及可信賴的RISC-V處理器和解決方案供貨商,並已於近期推出多款新一代基於RISC-V的處理器。

免費報名:https://rebrand.ly/RISC-V
活動網站:http://www.andestech.com/Andes_RISC-V_CON_2019/index.html

精彩議程:

時間 主題 講者
13:00-13:25 報到
13:25-13:30 開幕詞 林志明
晶心科技 總經理
暨台灣RISC-V產業聯盟
13:30-13:55 RISC-V, the Computing Trend of AIoT 林志明
晶心科技 總經理
13:55-14:25 MegaChips ASIC Solutions 佐々木 元 LSI設計統括部統括部長
押切 崇 記憶體事業開發部課長
日商MegaChips
14:25-14:55 支援TVM AI Compiler on RISC-V with P-extension 李政崑教授
國立清華大學資訊工程學系
14:55-15:30 Andes RISC-V Processor Solutions for Diversified Applications 蘇泓萌博士
晶心科技 技術長暨執行副總經理
15:30-15:50 茶歇
15:50-16:15 Innovation and Application of RISC-V-based AndeStar™ V5 Architecture 王勝雯
晶心科技 技術服務處及業務處處長
16:15-16:45 IoT Security Principles and Its Reflection on Automotive Security 官恆治
法商穎設科技 大中華區總經理
16:45-17:10 AndesCore N22, RISC-V Ultra-Compact Processor Solution 王庭昭
晶心科技 市場處技術經理
17:10-17:30 問答時間 Q&A
Lucky Draw

講者介紹:

好禮三重送:
● 現場抽獎禮:全程參加論壇者,會議最後將抽出幸運得主贈送Nintendo Switch及RISC-V FPGA開發板。
● 問卷禮:論壇結束後凡填寫並繳回問卷者,可獲贈實用三合一USB充電及資料傳輸線。
● 現場 FB 活動禮:現場按讚追蹤晶心科技官方粉絲頁,可再獲得一份神祕好禮。
     ※ 主辦單位保留議程修改與贈品更換的權利。

活動諮詢窗口:晶心科技 活動小組 繆小姐
電話: 03-572-6533 分機 632
Email: marcom@andestech.com
諮詢時間:09:30 – 17:00 週一至週五(不含國定假日)

Continue Reading20190509_ RISC-V CON 新竹場

晶心RISC-V系列處理器備受認可 2018年的授權合約成長幅度驚人

晶心於2018年簽定21份RISC-V IP授權合約  橫跨美國及亞洲多個國家 廣泛涵蓋多個應用領域

【台灣新竹】 2019年4月19日──32/64位元嵌入式CPU核心領導供應商晶心科技 (TWSE: 6533),提供RISC-V與其他系列的高效能、低功耗、小面積處理器核心,宣布自2017年第四季陸續面世的RISC-V處理器系列於2018年呈爆發式成長,全年授權案件數高速成長,已授權的RISC-V解決方案包含32位元的N25F/A25及64位元的NX25F/AX25。RISC-V開放式架構的熱潮勢不可擋,包含中國、台灣之亞太市場及美國市場均廣為採用。在已簽定的21份的RISC-V解決方案授權合約當中,超過三分之一授權予中國廠商,另三分之一為台灣廠商,其餘授權合約分布在美國、韓國及日本。晶心與合作伙伴攜手開發的產品應用十分廣泛,包括區塊鏈、通訊設備、指紋辨識、可编程邏輯閘陣列、物聯網、應用程式安全和固態儲存設備。在RISC-V佔據重要地位的人工智慧則超過半數,可窺見人工智慧的發展與RISC-V的成長息息相關之趨勢。

RISC-V近年急速成長,更多的開發者加入以RISC-V架構開發各種應用。晶心科技之所以能夠在各供應商中突出成為RISC-V市場的領導者,關鍵在於晶心很早就投入RISC-V架構開發。「客戶對於RISC-V產品的高接受度,讓我們感到非常振奮。」晶心科技總經理林志明先生表示,「我們很早就加入RISC-V基金會成為創始會員,因為那時我們便確信RISC-V處理器核心會成功商業化。除了快速掌握RISC-V的先機,晶心自主研發的成果也是邁向成功的重要元素。由於RISC-V架構與晶心原有的CPU IP產品的基礎有不少相同之處,所以晶心在RISC-V基金會正式發布具體的指令集架構後,隨即開發出RISC-V的32/64位元處理器核心。」憑著多年來研發及供應CPU IP的豐富經驗,晶心準確掌握客戶對RISC-V處理器核心的真正需求,實現最大競爭優勢。林總經理進一步指出:「晶心旗下的矽智財產品優勢在於已經優化整體性能的CPU IP 上加以擴充,更進一步提升功能,例如:可降低峰值功率的PowerBrake、提高系統安全性的StackSafe™及縮減程式碼大小的CoDense™等。」

晶心RISC-V核心基於AndesStar™ V5架構,擁有單/雙精度浮點數,支持高精度數學計算及適用於Linux應用的記憶體管理單元 (MMU)。除了充分發揮RISC-V指令集架構「精簡、可模組化、可擴充」的優點,晶心更為客戶提供客製化指令擴充功能,推動領域專用架構 (Domain Specific Architecture, DSA) 的設計。「透過晶心強大的Andes Custom Extension™ (ACE),選用RISC-V解決方案的客戶即可加入客製化指令擴充功能。」晶心科技技術長暨執行副總經理蘇泓萌博士表示,「ACE可以針對客戶的產品開發加入特定的擴充功能,有助突破應用設計瓶頸以及大幅提升執行時期效能。有別於其他不容許設計工程師在既有的CPU架構裡添加指令的CPU IP供應商,晶心提供COPILOT (Custom-OPtimized Instruction deveLOpment Tool) 解決新增指令至CPU架構的難題──自動創建RTL指令、指令集模擬器、編譯器,組譯器和除錯器等工具的擴展功能。」

近年RISC-V市場的發展備受各界重視,當中以中國市場的反應最為顯著。這股熱潮將促進業界對RISC-V的接受度及認可,造就產業生態系統的蓬勃發展。  

Continue Reading晶心RISC-V系列處理器備受認可 2018年的授權合約成長幅度驚人